DSP复习资料1 - 大学课件.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

信息。一条片上双向总线,用于寻址片上外设。2.流水线操作:TMS320C54x

信息。一条片上双向总线,用于寻址片上外设。2.流水线操作:TMS320C54x有六级深流水线,彼此相

sk5402.lib及其头文件DSPLIB通用信号处理程序函数库及其头文件5.链接命令文件的用途与写

理运算的微处理器,主要用于实时快速实现各种数字信号处理的算法。哈弗结构;多总线结构;流水线结构;多处

,分成3个相互独立可选择的存储空间:①64K程序存储空间:用来存放要执行的指令和指令执行中所需要的系

DSP最新考纲

1、CPU总线结构基本概念。

2、直接寻址模式的基本寻址方法。

3、存储器映像寄存器包括的主要内容及地址。

4、CCS生成可执行文件的过程及载入可执行文件的方法。

5、片上ROM固化的内容及地址。

6、DSP系统的结构框图。

7、软件等待状态发生器的设置。

8、C语言中I/O端口的访问方法及插入汇编命令的方法。

9、自举的概念。

10、中断向量表地址的计算方法。

11、多路缓冲串口的发送和接收过程。

12、上电复位电路及手动复位电路设计方法。

13、定时器定时时间计算方法:定时周期=CLKOUT×(TDDR+1)×(PRD+1)

14、中断编程过程及方法。

15、布置的作业。

复习:

1-01.数字信号处理:

答:数字信号处理是利用计算机或专用处理设备,以数字的形式对信号进行分析、采集、合成、变换、滤波、估算、压缩、识别等加工处理,以便提取有用的信息并进行有效的传输与

应用。

1-02.DSP系统的构成:

1-03.数字信号处理器的特点:

答:数字信号处理器(DSP)是一种特别适合于进行数字信号处理运算的微处理器,主要用于实时快速实现各种数字信号处理的算法。

哈弗结构;多总线结构;流水线结构;多处理单元;特殊的dsp指令;指令周期短;运算精度高;硬件配置高。

1-04.定点DSP:数据采用定点格式工作的DSP芯片。

浮点DSP数:据采用浮点格式工作的DSP芯片。

1-05.54x的特点:

答:(1)改进哈佛结构;(2)8条总线(1条程序总线,3条数据总线,4条地址总线);(3)高度专业指令系统;(4)内核供电电压低。

优点:(1)功耗低;(2)高度并行性。

1-06.1.总线结构:8条16位总线(1条程序,3条数据,4条地址)

(1)PB:传送程序存储器的指令代码和操作数;(2)CB、DB:传送来自数据存储器的操作数;

(3)EB传送写入数据存储器操作数;(4)PAB、CAB、DAB、EAB:传送地址信息。一条片上双向总线,用于寻址片上外设。

变换、滤波、估算、压缩、识别等加工处理,以便提取有用的信息并进行有效的传输与应用。1-02.DSP系程序,

变换、滤波、估算、压缩、识别等加工处理,以便提取有用的信息并进行有效的传输与应用。1-02.DSP系

程序,3条数据,4条地址)(1)PB:传送程序存储器的指令代码和操作数;(2)CB、DB:传送来自数

16位的可寻址存储空间(2)片内ROM,可配置为程序/数据存储器(3)片内双寻址RAM(DARAM)

,DARA成若干块,单周期同一DARA可寻址两次。(4)部分54x含片内单寻址RAM(SARAM)2

2.流水线操作:TMS320C54x有六级深流水线,彼此相互独立。六个操作阶段:①程序预取指P;②程序取指F;③译码D;④寻址A;⑤读操作数数R;⑥执行X。2-01.CPU的结构

答:(1)8条总线构成的增强型哈佛结构

(2)40位算术逻辑单元(ALU),包括40位的桶状移位寄存器和40位的累加器A,B。

(3)17*17位硬件乘法器,与40位专用加法器相连。用于乘累加运算。

(4)比较、选择和存储单元(CSSU),用于加法/比较/选择运算

(5)指数编码器,在单周期内计算40位累加器的指数值

(6)集成Viterbi加速器,用于通信中的Vterbi算法

(7)两个地址发生器,包括8个辅助寄存器和两个辅助寄存器算术运算单元

2-02.存储器的组成

答:

(1)192k*16位的可寻址存储空间

(2)片内ROM,可配置为程序/数据存储器

(3)片内双寻址RAM(DARAM),DARA成若干块,单周期同一DARA可寻址两次。

(4)部分54x含片内单寻址RAM(SARAM)2-03.指令系统的特点

答:(1)单指令重复和块指令重复操作

(2)块存储移动指令,用于程序和数据管理

(3)32位长的操作数指令

(4)同时能

文档评论(0)

教育资料 + 关注
实名认证
文档贡献者

精品学习资料

1亿VIP精品文档

相关文档