可编程硬件描述语言VHDL Quartus 十二进制计数器设计报告.pdfVIP

可编程硬件描述语言VHDL Quartus 十二进制计数器设计报告.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

带允许端的十二进制计数器设计报告

目录

带允许端的十二进制计数器设计报告1

一、题目剖析2

二、设计思路2

三、设计过程2

1、真值表2

2、源代码分析4

四、仿真分析6

1、波形分析6

2、注意事项6

五、总结7

4/26/202011:44:56PM

Author:

一、题目剖析

1.带允许端:说明可以用使能信号控制,也可以用清零端控制

2.十二进制:说明需要4个二进制位(0000~1011)

3.计数器:说明是时序逻辑电路,需要加入始终控制

二、设计思路

1.用使能端(EN)和清零端(CLR)控制计数器的工作状态

2.加入占空比为50%的的脉冲波(方波),在上升沿到来时计数

三、设计过程

、真值表

输入输出

DECHEX

ENCLRCLKQAQBQCQD

00××××××

×01××××××

×10××××××

×11××××××

010↑00000

110↑00011

210↑00102

310↑00113

文档评论(0)

135****5548 + 关注
官方认证
文档贡献者

各类考试卷、真题卷

认证主体社旗县兴中文具店(个体工商户)
IP属地河南
统一社会信用代码/组织机构代码
92411327MAD627N96D

1亿VIP精品文档

相关文档