实验7 计数、译码、显示综合实验.pdf

实验7 计数、译码、显示综合实验.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

实验七计数、译码、显示综合实验

一、实验目的

1.熟悉中规模集成电路计数器的功能及应用

2.熟悉中规模集成电路译码器的功能及应用

3.熟悉LED数码管及显示电路的工作原理

4.学会综合测试的方法

二、实验仪器及设备

器材数量

实验箱1

万用表1

示波器1

74LS1602

74LS482

74LS201

三、实验原理

对于计数规模小的计数器我们使用集成触发器来设计计数器,但是如果计数器的规模达

到十六个以上(如六十进制)时,如果还是用集成触发器来设计的话,电路就比较复杂了。

在这种情况下,我们可以用集成计数器来构成任意进制计数器。利用集成计数器的清零端和

置数端实现归零,从而构成按自然态序进行计数的N进制计数器的方法。

1.用同步清零端或置数端置零或置数构成N进制计数器

步骤如下:

1)写出S的二进制代码。

N-1

2)求归零逻辑,即求同步清零端或置数控制信号的逻辑表达式。

3)画连线图

2.用异步清零端或置数端置零或置数构成N进制计数器

步骤如下

1)写成状态S的二进制代码。

N

2)求归零逻辑,即求异步清零端或置数控制端信号的逻辑表达式。

3)画连线图

在集成计数器中,清零、置数均采用同步方式的有74LS163;均采用异步方式的有

74LS193、74LS197、74LS192;清零采用异步方式、置数采用同步方式的有74LS161、74LS160;

有的只具有异步清零功能,如CC4520、74LS190、74LS191;74LS90则具有异步清零和异

步置数功能。

四、实验内容

用集成计数器74LS160分别组成8421码十进制和六进制计数器,然后连接成一个60

进制计数器(6进制为高位、10进制为低位)。使用译码显示电路显示。用函数发生器的低

频连续脉冲(调节频率为1-2HZ)作为计数器的计数脉冲,通过数码管观察计数、译码、显

示电路的功能为正确。

十进制的逻辑状态如下:

Q30000000011

Q20000111100

Q10011001100

Q00101010101

当状态为1001时,对十进制计数器应产生一个清零信号,同时让六进制计数器enable

产生一个高电频,即十进制计数器清零信号为QQQQ,六进制计数器CEP和CET信号

3210

为QQQQ。

3210

六进制计数器逻辑状态图如下

Q3000000

Q2000011

Q1001100

Q0010101

当状态为0101时,六进制应该产生一个清零信号,故六进制清零端应为Q

文档评论(0)

156****9598 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档