实验七8421码检测电路的设计.pdf

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

实验七8421码检测电路的设计

一、实验目的

1、了解检测电路的工作原理

2、进一步掌握同步时序电路的设计方法

、实验仪器及器件

实验仪器或器材数目

数电实验箱1

万用表1

示波器1

74LS732

74LS741

74LS201

74LS002

74LS1971

三、实验要求

本实验要求一个8421BCD码(串行输入)检测电路。此电路是用来检测串行的8421

码传输过程中是否发生错误。假定8421BCD码传送过程中是由低位到高位串行输送,例如

十进制2(代码为0010)是按0、1、0、0次序传送的。如果在传送过程中代码发生错误,出现非法

代码(不在0000到1001之间的代码),则检测电路发生一脉冲信号。

本实验所用触发器为JK触发器,要求自己设计、自己安装和测试。

四、实验设计

1、求原始状态转换图

始状态SO,从该状态开始根据输入是0还是1,将分别转换到两个不同的状态S1和S2,从

设电路输入为X,电路输出为F,当输入为非法码时输出为1,否则输出为0。假设起

始状态SO,从该状态开始根据输入是0还是1,将分别转换到两个不同的状态S1和S2,从

S1和S2接收第二个码元,又根据是0还是1又各自转换到两个不同的新状态。然后再接收

第三、第四码元。在接收第四个码元后,根据所接收的代码是否是非法码而确定其输出是否

是1,并回到初始状态S0,准备接受新的一组码组。于是可以得到下面的原始状态转换图:

Sx/Fo/o/SO

S3S5S6

S4

,1/00/0/

沐>S9S10

/11/1

AA叫

SOSOsoso

sososbsoSOSOSOSOSOSOSOso

2、状态化简

如果两个状态,在相同的X输入下,其下一个状态与输出F均相同,那么就可以将这

样的两个状态合并。通过这样的方法就可以实现状态的化简。

.Q101

soS1/0S2/0soS1/OS1/O

文档评论(0)

151****5730 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档