- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
本科实验报告
实验名称:锁相式数字频率合成器的设计
课程名称:
任课教师:实验教师:
通信电路与系统
实验时间:3月3日-14日
实验地点:
□原理验证
实验类型:√综合设计
学生姓名:
□自主创新
学号/班级:
组 号:
学 院:
同组搭档:
专 业:
成 绩:
锁相频率合成器的设计
班级:姓名: 评分:
一、 设计任务和技术指标
工作频率范围:300kHz—700kHz
电源电压:Vcc=5V
通过原理图确定电路,并画出电路图
计算元件参数选取电路元件(R1,R2,C1,R1ˊ,R2ˊ及环路滤波器的配置)
组装连接电路,并测试选取元件的正确性
调试并测量电路相关参数(测量相关频率点,输出波形,频率转换时间tc)
总结并撰写实验报告
二、 设计方案
锁相频率合成器原理
锁相环(PLL)是一个相位误差控制系统,利用反馈控制原理实现频率及相位的同步技术。锁相环通过比较输入信号和压控振荡器输出频率之间的相位差,产生误差控制电压来调整压控振荡器的频率,以达到与输入信号同频。
锁相环路的基本组成框图如图1-1所示。它由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成。其中,PD和LF构成反馈控制器,而VCO就是它的控
制对象。
u
u(t)
i
(ω)
i
PD
u(t)
d
LF
u(t)
c
VCO
u(t)
o
(ω)
o
锁相环路的基本组成框图(1-1)
将一个或几个标准频率,经过加、减、乘、除四则运算,变成具有同稳定度和准确度的多个所需频率的技术称为频率合成技术。锁相式频率合成器,其优点是可以实现任意频率和带宽的频率合成,具有极低的相位噪声和杂散。是目前应用最为广泛的一种频率合成方法。
典型的直接式频率合成器组成框图如图1-2所示。它由参考振荡器、参考分频器、鉴相器(PD)、环路滤波器(LF)、压控振荡器(VCO)和可编程分频器等部分组成。
直接式频率合成器(图1-2)
直接式频率合成器(图1-2)
由图1-2可知,晶体振荡器的频率f经过M固定分频后得到步进参考频率f ,将f
i REF REF
信号作为鉴相器的基准与N分频器的输入进行比较,鉴相器的输出Ud正比于两路输入信号的
相位差,Ud经过环路滤波器得到一个平均电压Uc,Uc控制压控振荡器(VCO)频率f的变化,
0
使鉴相器的两路输入信号相位差不断减小,直到鉴相器的输入为零或者某一直流电平,这时称为锁定。锁定后的频率为fi/M?f0/N?fREF即f0?(N/M)fi?NfREF。当预置分频数N变化时,输出信号频率f0随着发生变化。
锁相环中的滤波器时间常数据定了跟随输入信号的速度,同时也限制了锁相环的捕捉范围。
三、电路原理与设计
CD4046锁相环工作原理
CD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V-18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。CD4046是带有RC型VCO的锁相环路,属于低频锁相环路。采用16脚双列直插式,图1-3为CD4046的内部功能框图和构成锁相频率合成器时的外围元件连接图。从图中可以看出,CD4046主要由相位比较Ⅰ、Ⅱ、压控振荡器(VCO)、线性放大器、源跟随器、整形电路等部分构成。芯片内含有一个低功耗、高线性VCO,两个工作方式不同的鉴相器PDI和PDII,A1为PDI和PDII的公用输入基准信号放大器,源跟随器A2与VCO输入端相连是专门作FM解调输出之用的,此外还有一个6V左右的齐纳稳压管。CD4046的管脚排列图如图1-4。
u(f
u(f)
14
i
i
16
V
DD
A
1
PDI
2
3
PDII
13
1
u(f)4
R
v v
6
9
C
t
R
3
7
11
12
VCO
R
A
2
10
R
4 5
R
5
8
15
Text
2
C
1-3CD4046的内部功能图 1-4CD4046引脚图
CD4046引脚功能描述:
符号
符号
引脚
名称功能
Ph03
1
输出端(相位脉冲输出)相位比较器2输出的相位差信号,为上升沿控制
逻辑。环路人锁时为高电平,环路失锁时为低电平
Ph11
14
相位比较器输入端(基准信号输入),相位比较器输入信号,输入允许将0.1V左右的小信号或方波信号在内部放大并再经过整形电路后,输出至相位比较器。
PH12
3
相位比较器输入端(比较信号输入)通常PD来自VCO的参考信号。
PH01
2
PDⅠ输出端相位比较器1输出的相位差信号,它采用异或门结构,即鉴相特性为。
PH
您可能关注的文档
- 保证交货期的措施.docx
- 保证书100字10篇最新版.docx
- 报告1分析和总结.docx
- 报价单格式(道路划线).docx
- 报社美术编辑岗位职责说明.docx
- 报销制度和流程.docx
- 报业发展趋势.docx
- 报纸编辑工作总结.docx
- 暴风雪事故演练报告.docx
- 暴利的调查业咨询业.docx
- 10《那一年,面包飘香》教案.docx
- 13 花钟 教学设计-2023-2024学年三年级下册语文统编版.docx
- 2024-2025学年中职学校心理健康教育与霸凌预防的设计.docx
- 2024-2025学年中职生反思与行动的反霸凌教学设计.docx
- 2023-2024学年人教版小学数学一年级上册5.docx
- 4.1.1 线段、射线、直线 教学设计 2024-2025学年北师大版七年级数学上册.docx
- 川教版(2024)三年级上册 2.2在线导航选路线 教案.docx
- Unit 8 Dolls (教学设计)-2024-2025学年译林版(三起)英语四年级上册.docx
- 高一上学期体育与健康人教版 “贪吃蛇”耐久跑 教案.docx
- 第1课时 亿以内数的认识(教学设计)-2024-2025学年四年级上册数学人教版.docx
文档评论(0)