MCS-51的IO端口及复位时钟电路.pdfVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

2-4:MCS-51的I/O端口及复位时钟电路

本讲课程主要内容

(1)I/O端口的基本情况

(2)P3端口的第二功能

(3)准双向口的工作原理和使用注意事项

(4)复位电路时钟电路

I/O端口

简介

MCS51具有4个双向8位I/O口,每个口都有一个锁存器。

P0口是三态双向口,作为数据和低8位地址的分时复

用口,由ALE信号作为地址锁存。

P1口准双向口,供用户使用。

P2口准双向口,作为高8位地址使用,当扩展的外部

存储器小于64k时,即有未用到的P2口线,可作为一般I/O

口使用。

P3口准双向口,即可作为一般I/O口使用,也可作为

第二功能口使用。

P3口的第二功能

I/O口的内部结构

每一位引脚由锁存器、输出驱动器和输入缓冲器组成。

注意读锁存器、读引脚的不同。

双向口与准双向口

P0口双向口,没有上拉电阻,可以处于浮空、高

阻状态。

P1、P2、P3口含有上拉电阻,当外部维持低电平

时,要能提供源电流;外部低电平消失后,自动拉高。

作为输入口使用时必须先置1,关断输出驱动器。

I/O口的内部结构(P1)

I/O口的读操作

读锁存器

执行“读锁存器”指令时,打开上面的三态门,从锁存器

中读取数据,进行处理,并把处理后的数据重新写入锁存器中,

这类指令称为读、修改、写指令。在ANL、ORL、XRL;JBC;

CPL等指令中,当目的操作数为某一I/O口或I/O口的某一位时,

这些指令均为读、修改、写指令。

读引脚

“读引脚”一般都是以I/O端口为源操作数的指令,执行读

引脚指令时,打开下面的三态门,输入口状态。例如,读P1口的

输入状态时,读引脚指令为:MOVA,P1。

注意:I/O口锁存器读写的特别之处

当给口锁存器写入某一状态后,相应的口引脚是否呈现锁存器的状

态,是与外电路的连接有关。

例如,用I/O口驱动外部三极管基极时,该口线位锁存器写入

“1”后使外部三极管导通,而三极管一旦导通后,基极电平为

“0”。口锁存器与引脚状态不一致

当给一个准双向口输出“0”后,输出驱动器打开,管脚电位拉低

为“0”,此时如将该管脚作输入脚使,将无法输入高电平。

作为初学者,在设计MCS-51应用系统时,对51的I/O管脚要统

一规划使用,一个管脚不能既作为输入,又作为输出。换言之,一

个管脚如果第一次用其为输入,一直用其作为输入管脚。

复位电路

复位为微控制器提供了初始化手段,当RST引脚保持24个时

钟周期以上的高电平将引起复位。

在复位有效期间(即高电平),ALE引脚为高电平,且内部

RAM不受复位的影响。

复位后的部分寄存器状态

(1)PC=0000H

(2)PSW=00H选择工作寄存器0区

(3)SP=07H

复位电路

现在采用专门的复位管理芯片,例如TL7705

时钟电路

可以由内部方式或者外部方式产生时钟

晶振

1.2MHz~12MHz

电容

20pF~100pF

典型值:30pF

目前,有些型号晶振频率更高

END

12

文档评论(0)

爱因斯坦 + 关注
实名认证
文档贡献者

我爱达芬奇

1亿VIP精品文档

相关文档