- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
标题AlteraFPGA和XilinxFPGA引脚功能详解主要内容介绍AlteraFPGA和XilinxFPGA的引脚功能,并提供相应的使用指导IIO引脚IOLXXYuserIO引脚,用户IO接口,主要用于IO操作XXbank引脚,针对不同类型的银行设置特定的引脚行为II功能详解IOLXXYZZZ多功能引脚,包括IO基本添加功能和附加功能DnIO在readback期间,IO是
XilinxFPGA引脚功能详细介绍
注:技术交流用,希望对大家有所帮助。
IO_LXXY_#用户IO引脚
XX代表某个Bank内唯一的一对引脚,Y=[P|N]代表对上升沿还是
下降沿敏感,#代表bank号
2.IO_LXXY_ZZZ_#多功能引脚
ZZZ代表在用户IO的基本上添加一个或多个以下功能。
Dn:I/O(在readback期间),在selectMAP或者BPI模式下,D[15:0]
配置为数据口。在从SelectMAP读反馈期间,如果RDWR_B=1,则这
些引脚变
文档评论(0)