计算机原理实验指导书.pdfVIP

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

实验部分

实验一运算器实验

一)算术逻辑运算实验

一、实验目的

1、掌握简单运算器的数据传送通路。

2、验证运算功能发生器(74LS181)的组合功能。

二、实验设备

CCT-IV计算机组成原理教学实验系统一台,排线若干。

三、实验内容

1、实验原理

实验中所用的计算器通路图6-1-1所示。其中运算器有两片74LS181以并/串行成构

成8位字长的ALU。运算器的输出经过一个三态门(74LS245)和数据总线相连,运算

器的两个数据输入端分别由二个锁存器(74LS373)锁存,锁存器的输入连至数据总线,

数据开关(74LS245)和数据总线相连,数据显示灯(“BUSUNIT”)也和数据总线相

连,用来显示数据总线内容。

图中已将用户需要连接的控制线与用圆圈标明(其他实验相同,不再说明),其中

除T为脉冲信号,其它均为电平信号。由于电路中的时序信号均已连接,“W/R

4

UNIT”的T接至“STATEUNIT”的相应时序信号引出端,因此在进行实验时,

4

只需按动开关,即可获得实验所需的单脉冲,而74181的使能端S3、S2、S1、S0、Cn、

M、以及LDDR1、LDDR2、ALU-B、SW-B的电平控制信号用“SWITCHUNIT”中的

二进制数据开关来模拟,其中,Cn、ALU-B、SW-B为低电平有效,LDDR1、LDDR2

为高电平有效。

1

图6-1-1运算器数据通路

2、实验步骤

(1)按图6--1--2连接线路无误后,接通电源。

(2)用(INPUTDEVICE单元的)二进制代码开关向DR1/DR2寄存器分别置数。

具体操作步骤图式所示如下:

检验DR1和DR2中存的数是否正确,具体操作为:关闭数据输入三态门(在开关

单元中),(SW-B=1),打开ALU输入三态门(ALU-B=0),当置S3、S2、S1、S0、M

为11111时,总线(BUSUNIT单元)指示灯显示DR1中的数,而置成10101时

总线指示灯显示DR2中的数。

2

图6--1--2实验接线图

(3)验证74LS181的算术运算和逻辑运算功能(采用正逻辑)

在给定DR1=65、DR2=A7的情况下,改变运算器的功能设置,观察运算器的输出,

填入下表中,并和理论分析进行比较、验证。

3

表6--1--1

(二)进位控制实验

一、实验目的

1、验证带进位控制的算术运算功能发生器的功能。

2、按指定数据完成几种指定的算术运算。

二、实验设备

CCT-IV计算机组成原理教学实验系统一台,排线若干。

1、实验内容

2、实验原理

进位控制运算器的实验原理如图6--1--3所示,在实验(1)的基础上增加进位控制

部分,其中181的进位进入一个74锁存器,其写入是由T和AR信号控制,T是脉冲

44

信号,实验时将T连至“STATEUNIT”的微动开关KK2上。AR是电平控制信号(低

4

电平有效),可用于实现带进位

文档评论(0)

147****2279 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档