多功能数字钟电路设计.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

多功能数字钟电路设计

1设计内容简介

数字钟是一个简单的时序组合逻辑电路,数字钟的电路系统主要包括时间显示,脉冲产

生,报时,闹钟四部分。脉冲产生部分包括振荡器、分频器;时间显示部分包括计数器、译

码器、显示器;报时和闹钟部分主要由门电路构成,用来驱动蜂鸣器。

2设计任务与要求

Ⅰ以十进制数字形式显示时、分、秒的时间。

Ⅱ小时计数器的计时要求为“24翻1”,分钟和秒的时间要求为60进位。

Ⅲ能实现手动快速校时、校分;

Ⅳ具有整点报时功能,报时声响为四低一高,最后一响为整点。

Ⅴ具有定制控制(定小时)的闹钟功能。

Ⅵ画出完整的电路原理图

3主要集成电路器件

计数器74LS162六只;74LS90三只;CD4511六只;CD4060六只;三极管74LS191

一只;555定时器1只;七段式数码显示器六只,74LS00若干;74LS03(OC)若干;

74LS20若干;电阻若干,等

4设计方案

数字电子钟的原理方框图如图(1)所示。该电路由秒信号发生器、“时,分,秒”计数

器、译码器及显示器、校时电路、整点报时电路、闹钟定时等电路组成。秒信号产生器决定

了整个计时系统的精度,故用石英晶体振荡器加分频器来实现。将秒信号送入“秒计时器”,

“秒计时器”采用六十进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为

“分计数器”的时钟脉冲。“分计数器”也采用六十进制计数器,每60分钟,发出一个“时

脉冲”,该信号经被送到“时计数器”作为“时计数器”的时钟脉冲,而“时计数器”采用

二十四进制计数器,实现“24翻1”的计数方式,可实现对一天二十四小时的累计。译码显

示电路将“时”、“分”、“秒”计数器的输出状态通过七段式显示译码器译码,通过刘伟LED

七段显示器显示出来。整点报时电路是根据计时系统的输出状态产生一脉冲信号,然后触发

一音频发生器实现整点报时,定时电路与此类似。校时电路是用“时”、“分”、“秒”显示数

字进行校对调整的。

译码、显示译码、显示译码、显示

整点报时

定时24进制计数器60进制计数器60进制计数器

校校校

秒分秒

G3图(8)定时电路分频器

图(1)数字电子钟系统框图

5电路设计

5.1秒信号发生器

秒信号发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用

晶体整荡器产生的脉冲经过整形、分频获得1Hz的秒脉冲。常用的电路图如图(2)所示

CD4013

CD4060

DQ-

一级二分频器

G1G2

CPQ1Hz

3

1110812

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档