新能源汽车电力电子技术 课件 第9章 数字电路.ppt

新能源汽车电力电子技术 课件 第9章 数字电路.ppt

  1. 1、本文档共63页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

谢谢大家!****9.4.1触发器1.基本触发器基本触发器是构成各种功能触发器的最基本单元,用两个与非门构成基本触发器的逻辑图如图所示。基本RS触发器的状态表基本RS逻辑图基本RS逻辑符号SR1010011001不定2.同步触发器在上述RS触发器中增加与非门、构成的引导电路,构成同步RS触发器。这里,时钟信号作为CP,、与非门的一个输入信号。同步RS触发器的逻辑电路和符号如图所示。同步RS逻辑图同步RS逻辑符号9.4.1触发器同步RS触发器利用输入R、S端的高电平实现置0和置1,而基本RS触发器是利用输入、端的低电平实现置0和置1。同步RS触发器的状态表CPSR01111×0101×001110不定9.4.1触发器3.主JK从型触发器如图所示的是触发器的逻辑图及它的逻辑符号。它由两个同步RS触发器组成,两者分别称为主触发器和从触发器主从JK触发器的逻辑电路主从JK触发器图形符号9.4.1触发器列出JK型主从触发器的逻辑功能,见下表。由于主从型触发器输出状态的改变都是发生在CP从1下跳为0时,故称为下降沿触发。JK型主从触发器不会产生空翻现象。主从型JK触发器的逻辑功能JK00110101(不变)0(与J同)1(与J同)(翻转)9.4.1触发器4.触发器逻辑功能的转换(1)JK触发器转换成D触发器将JK触发器的输入端连接一个反相器。(2)JK触发器转换成T触发器将JK触发器的输入端连在一起,称为T端。JK触发器转换成D触发器JK触发器转换成T触发器9.4.1触发器9.4.2寄存器1.数码寄存器具有接收数码和清除原有数码功能的寄存器称为数码寄存器。下图为由四个D触发器构成的4位数码寄存器的逻辑图。当清零端为0时,4个触发器~同时被置。寄存器工作时,清零端应为高电平1。由4个D触发器构成的4位数码寄存器2.移位寄存器(1)单向移位寄存器下图为由D触发器构成的单向右移位寄存器(由低位向高位)。由第一个触发器接收数据,每个触发器的输出依次作为下一个触发器的输入。设输入数码为1101,那么在移位脉冲作用下,输入数码移入触发器。由D触发器构成的单向移位寄存器9.4.2寄存器移位寄存器中数码移动的情况见下表。从表中可以看出,当过来四个CP移位脉冲后,数码1011就由端并行输出,如果想得到串行输出信号,则只需要再输入4个脉冲,这时1011便由端依次输出。同理,我们也可以构成左向移位寄存器(由高位向低位)。右向移位寄存器的状态表?移位脉冲CP输入数据移位寄荐器中的数码012341011010110010100010000019.4.2寄存器(2)双向移位寄存器如果通过适当的控制电路,将左移和右移的寄存器结合到一起,便构成双向移位寄存器。下图为集成双向移位寄存器CT74LS194的逻辑功能示意图。图中为置0端,~为并行数码输入端,为右移串行数码输入端,为左移数码串行输入端,、为工作方式控制端,~为并行数码输出端,CP为移位脉CT74LS194的逻辑功能示意图冲输入端。9.4.2寄存器9.4.3计数器1.二进制计数器二进制只有0和1两个代码,其加法规则是“逢二进一”由于双稳态触发器有0和1两种稳态,因此,可以考虑用双稳态触发器的四位二进制加法计数器状态表

文档评论(0)

lai + 关注
实名认证
内容提供者

精品资料

版权声明书
用户编号:7040145050000060

1亿VIP精品文档

相关文档