数电课设:数字钟的设计.pdfVIP

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

设计题目数字钟

一、设计任务与要求

1.设计目的

数字钟是一种用数字电路技术实现时、分、秒计时的装置,

与机械式时钟相比具有更高的准确性和直观性,且无机械装置,

具有更更长的使用寿命,因此得到了广泛的使用。

数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑

电路和时序电路。

因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,

从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种

在制作中用到的中小规模集成电路的作用及实用方法.且由于数

字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌

握各种组合逻辑电路与时序电路的原理与使用方法.

设计过程2.设计要求

(1)设计指标

①输入10HZ的时钟;(对已有kHz频率时钟进行分频)

②能显示时、分、秒,24小时制;

③时和分有校正功能;

④整点报时,喇叭响两秒;

⑤可设定夜间某个时段不报时;

(2)设计要求

①画出电路原理图(或仿真电路图);

②元器件及参数选择;

③电路仿真与调试;

④PCB文件生成与打印输出。

(3)制作要求

自行装配和调试,并能发现问题和解决问题。

二、原理框图

数字钟实际上是一个对标准频率(1HZ)进行计数的计数电

路。由于计数的起始时间不可能与标准时间(如北京时间)一致,

故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须

做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。

该设计主要由以下几部分组成:震荡器、秒计数器、分计数

器、时计数器、BCD-七段显示译码/驱动器、LED七段显示数码管、

[3]

时间校准电路。

数字钟数字显示部分,采用译码与二极管串联电路,将译码

器、七段数码管连接起来,组成十进制数码显示电路,即时钟显

示。要完成显示需要6个数码管,八段的数码管需要译码器械才

能显示,然后要实现时、分、秒的计时需要60进制计数器和24

进制计数器,在在仿真软件中发生信号可以用函数发生器仿真,

频率可以随意调整。60进制可能由10进制和6进制的计数器串

联而成,频率振荡器可以由晶体振荡器分频来提供,也可以由555

定时来产生脉冲并分频为1Hz。计数器的输出分别经译码器送显

示器显示。计时出现误差时,可以用校时电路校时、校分。扩展

电路必须在主题电路正常运行的情况下才能进行功能扩展。主体

思路如图1所示:

时钟显示电路

时时分分秒秒

十个十个十个

整点报时

位位位位位位拓展

24进制60进制60进制

时计数分计时秒计时

整点报时

校时电路

振荡器

三、原理图的设计

1总原理图

2工作原理

(1)晶体振荡器

晶体振荡器电路给数字钟提供一个频率稳定准确的3

文档评论(0)

162****6581 + 关注
实名认证
文档贡献者

一线教师,长期在一线从事教学工作。

1亿VIP精品文档

相关文档