数字电子钟的设计.pdfVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

数字电子钟的设计

一、设计目的:

通过设计,能巩固、加深对基础理论知识的理解,培养独立分析问题解决问题的能力,为以

后的学习打下基础。

二、设计要求:

1、由实验箱上的时钟信号经分频产生秒脉冲;

2、设计一台能直接显示“时”、“分”、“秒”(24小时/天)数字钟,以数码方式显示时、分、

秒;

3、走时要准确,具备分别校准时钟的时、分、秒功能,能够分别以2Hz的频率校准时、

分、秒;

*4、具有整点报时功能,要求从59分50秒开始,产生“四低一高”声调的报时声;

*5、具有时钟和秒表双功能,通过开关在时钟和秒表间切换,公共部分电路要共用;

*6、充分利用实验平台,丰富课程设计的内容。

三、试验器材:

主要器材:74LS290*1574LS161*4

四、完成情况:

1、走时准确,具备分别校准时钟的时、分、秒功能,能够分别以2Hz的频率校准时、分、

秒;

2、具有整点报时功能,从59分51秒开始,产生“四低一高”声调的报时声;

3、有时钟和秒表双功能,通过开关在时钟和秒表间切换,且公共部分电路共用;

4、增加了毫秒功能,计时精确度更高。

五、设计原理:

(一)数字钟原理框图:

时译码驱动分译码驱动秒译码驱动毫秒译码驱动

“时”计数器“分”计数器“秒”计数器“毫秒”计数器

校时电路

报时

2Hz

512Hz

1024Hz1Hz1024Hz

32768Hz分频器

(二)关键分电路的原理:

1、数字钟的构成

数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能

与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的2HZ时间信

号必须做到准确稳定。

2、分频器电路

分频器电路将32768Hz的高频方波信号经分频后得到1Hz、2Hz、1024Hz、512Hz的方波

信号供电路使用。分频器实际上也就是计数器。

3、时间计数器电路

时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电

路构成,其中秒个位、分个位为十进制计数器,而根据设计要求,秒十位和时十位为六进制

计数器。并且每一个计数器均提供一个异步清零端(高电平有效)。

4、校时电路

校时电路的开关断开时正常计时,闭合时实现校时功能。当重新接通电源或走时出现误差时

都需要对时间进行校正。通常,校正时间的方法是:首先截断正常的计数通路,然后再进行

人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再

转入正常计时状态即可。

5、整点报时电路

整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒。其作用方

式是发出节奏的音频声波

根据“四低一高”的要求,电路应在整点前10秒钟内开始整点报时,即当时间在59分50

秒到59分59秒期间时,报时电路报时控制信号。

六、设计步骤:

(一)通过分频电路得到1Hz、2Hz、1024Hz、512Hz的脉冲源。

按要求,要将32768HZ的脉冲源分频成实验所需的1Hz、2Hz、1024Hz、512Hz脉冲源。可

以用三个74LS161四级分频实现这个功能,从而得到1Hz、2Hz、1024Hz、512Hz的脉冲源。

电路图如下:

(二)译码显示电路

本实验中由于实验箱上已经集成了译码器和LED显示器,故该部分电路不必再接。

(三)分秒(毫秒)计数器的设计及连接。

秒和分都是六十进制的,两个模块的电路图近似。电路图如下:

60进制(秒)

时钟的计时是24进制的,电路图如下:

文档评论(0)

152****7812 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档