- 1、本文档共111页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
第2章逻辑门电路2.1半导体器件的开关特性一、门电路的作用和常用类型1.三极管的开关作用及其条件2.2分立元件门电路2.3TTL集成逻辑门2.5.5、CMOS数字集成电路应用要点三、CMOS门电路的主要特点集成逻辑门电路的选用集成逻辑门电路应用举例本章小结图2.60带缓冲级的CMOS与非门输入、输出特性即为反相器的特性,这不仅改善了电路的电气特性,也给使用者带来了方便。二、CMOS传输门和双向模拟开关COMS传输门与前面所讲的推拉式输出的门电路、OC门、三态门的区别:推拉式输出的门电路、OC门、三态门只能用来传输0、1信号,而传输门可以传输0~VDD之间的任何信号。注意C、C为互补控制信号由一对参数对称一致的增强型NMOS管和PMOS管并联构成。PMOSCuI/uOVDDCMOS传输门电路结构uO/uIVPCNMOSVN工作原理MOS管的漏极和源极结构对称,可互换使用,因此CMOS传输门的输出端和输入端也可互换。uOuIuIuO当C=0V,uI=0~VDD时,VN、VP均截止,输出与输入之间呈现高电阻,相当于开关断开。uI不能传输到输出端,称传输门关闭。CC当C=VDD,uI=0~VDD时,VN、VP中至少有一管导通,输出与输入之间呈现低电阻,相当于开关闭合。uO=uI,称传输门开通。C=1,C=0时,传输门开通,uO=uI;C=0,C=1时,传输门关闭,信号不能传输。CMOS传输门结构PMOSCuI/uOVDDCMOS传输门电路结构uO/uIVPCNMOSVN传输门是一个理想的双向开关,可传输模拟信号,也可传输数字信号。TGuI/uOuO/uICC传输门逻辑符号TG即TransmissionGate的缩写CMOS传输门双向模拟开关图2.6.25CMOS双向模拟开关的电路结构和符号YABvOvIVDD1漏极开路的CMOS与非门电路三、漏极开路的CMOS门简称OD门与OC门相似,常用作驱动器、电平转换器和实现线与等。Y=AB构成与门构成输出端开路的非门需外接上拉电阻RD计算OC门负载电阻最大值的工作状态2、外接负载电阻的计算每个OC门的输入端均有低电平,输出为高电平。为保证高电平不低于规定的高电平,RL不能选的太大。计算OC门负载电阻最小值的工作状态当OC门中只有一个导通时,电流的实际流向如图所示。负载电流全部流入导通的OC门,RL值不可太小,以确保流入导通的OC门的电流不致超过最大允许的负载电流ILM。图2.4.30例2.4.4的电路例试为图中电路的RL选择合适的阻值。已知G1、G2为OC门,输出管截止时的漏电流为IOH=200uA,输出管导通时的最大负载电流IOLMAX=16mA。G3、G4、G5均为74系列与非门,它们的IIL=1mA,IIH=40uA,给定V′CC=5V,要求OC门输出的高电平VOH3.0V,低电平VOL0.4V.取RL=1kΩ相当于与门作用。因为Y1、Y2中有低电平时,Y为低电平;只有Y1、Y2均为高电平时,Y才为高电平,故Y=Y1·Y2。3.应用(1)实现线与两个或多个OC门的输出端直接相连,相当于将这些输出信号相与,称为线与。Y只有OC门才能实现线与。普通TTL门输出端不能并联,否则可能损坏器件。注意(2)驱动显示器和继电器等(3)实现电平转换TTL与非门有时需要驱动其他种类门电路,而不同种类门电路的高低电平标准不一样。应用OC门就可以适应负载门对电平的要求。TTLCMOSRLVDD+5VOC门的UOL?0.2V,UOH?VDD,正好符合CMOS电路UIH?VDD,UIL?0的要求。图2.4.31三态输出门的电路图和图形符号三、三态输出门电路(TS门)在普通门电路的基础上附加控制电路而构成的。当EN=0时,Y=AB,三态门处于工作态;当EN=1时,三态门输出呈现高阻态,又称禁止态。EN称使能信号或控制信号,A、B称数据信号。功能表Z0AB1YEN使能端的
文档评论(0)