《操作系统精髓与设计原理·第五版》练习题及答案(共120页).docx

《操作系统精髓与设计原理·第五版》练习题及答案(共120页).docx

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、本文档共122页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

PAGE120

第1章计算机系统概述(ɡàishù)

1.1、图1.3中的理想(lǐxiǎng)机器还有两条I/O指令:

0011=从I/O中载入AC

0111=把AC保存(bǎocún)到I/O中

在这种情况下,12位地址标识一个特殊的外部设备。请给出以下程序的执行过程(guòchéng)(按照图1.4的格式):

从设备5中载入AC。

加上存储器单元940的内容。

把AC保存到设备6中。

假设从设备5中取到的下一个值为3940单元中的值为2。

答案:存储器(16进制内容):300:3005;301:5940;302:7006

步骤1:3005-IR;步骤2:3-AC

步骤3:5940-IR;步骤4:3+2=5-AC

步骤5:7006-IR:步骤6:AC-设备6

1.2、本章中用6步来描述图1.4中的程序执行情况,请使用MAR和MBR扩充这个描述。

答案:1.a.PC中包含第一条指令的地址300,该指令的内容被送入MAR中。

b.地址为300的指令的内容(值为十六进制数1940)被送入MBR,并且PC增1。这两个步骤是并行完成的。

c.MBR中的值被送入指令寄存器IR中。

2.a.指令寄存器IR中的地址部分(940)被送入MAR中。

b.地址940中的值被送入MBR中。

c.MBR中的值被送入AC中。

3.a.PC中的值(301)被送入MAR中。

b.地址为301的指令的内容(值为十六进制(shíliùjìnzhì)数5941)被送入MBR,并且PC增1。

c.MBR中的值被送入指令寄存器IR中。

4.a.指令寄存器IR中的地址(dìzhǐ)部分(941)被送入MAR中。

b.地址(dìzhǐ)941中的值被送入MBR中。

c.AC中以前的内容和地址为941的存储单元(cúnchǔdānyuán)中的内容相加,结果保存到AC中。

5.a.PC中的值(302)被送入MAR中。

b.地址为302的指令的内容(值为十六进制数2941)被送入MBR,并且PC增1。

c.MBR中的值被送入指令寄存器IR中。

6.a.指令寄存器IR中的地址部分(941)被送入MAR中。

b.AC中的值被送入MBR中。

c.MBR中的值被存储到地址为941的存储单元之中。

1.4、假设有一个微处理器产生一个16位的地址(例如,假设程序计数器和地址寄存器都是16位)并且具有一个16位的数据总线。

a.如果连接到一个16位存储器上,处理器能够直接访问的最大存储器地址空间为多少?

b.如果连接到一个8位存储器上,处理器能够直接(zhíjiē)访问的最大存储器地址空间为多少?

c.处理访问一个独立的I/O空间(kōngjiān)需要哪些结构特征?

d.如果输入指令(zhǐlìng)和输出指令可以表示8位I/O端口号,这个微处理器可以支持多少8位I/O端口?

答案(dáàn):对于(a)和(b)两种情况,微处理器可以直接访问的最大存储器地址空间为216=64Kbytes;唯一的区别是8位存储器每次访问传输1个字节,而16位存储器每次访问可以传输一个字节或者一个16位的字。对于(c)情况,特殊的输入和输出指令是必要的,这些指令的执行体会产生特殊的“I/O信号”(有别于“存储器信号”,这些信号由存储器类型指令的执行体产生);在最小状态下,一个附加的输出针脚将用来传输新的信号。对于(d)情况,它支持28=256个输入和28=256个输出字节端口和相同数目的16位I/O端口;在任一情况,一个输入和一个输出端口之间的区别是通过被执行的输入输出指令所产生的不同信号来定义的。

1.5、考虑一个32位微处理器,它有一个16位外部数据总线,并由一个8MHz的输入时钟驱动。假设这个微处理器有一个总线周期,其最大持续时间等于4个输入时钟周期。请问该微处理器可以支持的最大数据传送速度为多少?外部数据总线增加到21位,或者外部时钟频率加倍,哪种措施可以更好地提高处理器性能?请叙述你的设想并解释原因。

答案:时钟周期=1/(8MHZ)=125ns

总线周期=4×125ns=500ns

每500ns传输(chuánshū)2比特;因此传输速度=4MB/s

加倍频率可能意味着采用了新的芯片制造技术(假设(jiǎshè)每个指令都有相同的时钟周期数);加倍外部数据总线,在芯片数

文档评论(0)

喜芝 + 关注
实名认证
内容提供者

赶紧 下载啊啊啊啊

1亿VIP精品文档

相关文档