院校资料-北京邮电大学 数字逻辑期末模拟试题1 -2 .pdf

院校资料-北京邮电大学 数字逻辑期末模拟试题1 -2 .pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

北京邮电大学数字逻辑期末模拟试题1-2

北京邮电大学数字逻辑期末模拟试题1-2

本科试题(一)

一、选择题(每小题2分,共20分。)

1.,A、B、C取何值时,F=1()。

A.011

B.100

C.101

D.0002.下列三个数对应的十进制数最大的是()。

A.(30)8

B.(10110)2

C.8421

D.273.图1所示电路中描述错误的是()。

A.状态变化发生在CP脉冲下降沿

B.

C.D.CP脉冲下降沿输出状态翻转

4.二进制加法器自身()。

A.只能做二进制数加运算

B.只能做8421BCD码加运算

C.A和B均可D.只能做补码加法运算

5.用方程式表示时序电路的逻辑功能,需()。

A.一个方程

B.二个方程

C.三个方程D.四个方程

6.五个D触发器构成的扭环计数器,计数器的模是()。

A.10

B.25

C.5

D.257.八路数据选择器如图2所示,该电路所实现的逻辑函数是()。

A.B.

1

北京邮电大学数字逻辑期末模拟试题1-2

C.D.8.判断以下三组VHDL语言描述中()意义相同。A.z<=notXandnotY;

和z<=not(XorY);B.z<=not(XorY);和z<=notXornotY;C.z<=not

XandY;和z<=not(XandY);

D.z<=notXandnotY;和z<=not(XandY);

9.多路选择器构成的数据总线是()。

A.双向的

B.单向的

C.A和B都对

D.多路的

10.断电之后,能够将存储内容保存下来的存储器是()。A.只读存储器ROM;

B.随机存取存储器RAM;C.动态存取存储器DRAMD.SDRAM

二、简答题(每小题5分,共15分)

1、化简(5分)

2、分析如图3所示的逻辑电路图,写出输出逻辑函数表达式。(5分)。

3、画出01011序列检测器的状态转移图,X为序列输入,Z为检测输出。(序列

不重叠)(5分)

CBAF⊕⊕=n

1nQQ=+n1nQQ=+)14,13,8,6(Fm∑=)13,9,8,6(Fm∑=)14,13,9,8,7,6(Fm

∑=)5,2,1,0(Fm∑=CABCBBCAACF+++=

图3

三、综合分析题(15

四位二进制同步计数器

74LS163与3:8译码器74LS138

的连接电路如图4。

回答如下问题:

1.描述74LS138工作过程;

2.描述74LS163的清零功能;

3.图4构成模几计数器?

4.画出图4计数器状态变化图;

2

北京邮电大学数字逻辑期末模拟试题1-2

5.图4任意进制计数器的什么方法?

(复位法、预置法)

四、组合电路设计(10旅客列车分为特快A,直快同一时间内,开车信号控制

电路。

1.定义输入和输出逻辑变量;2.列出真值表;

3.根据卡诺图写出输出最简“与或”表达式;4.用适当门电路设计该电路。

五、时序电路设计(15分)

设计一个计数器,在CLK

脉冲作用下Q3Q2Q1及输出Z的波形如图5所示。1.确定边沿触发的形式;

2.画状态转移图;

3.写状态转移表;

4.写状态方程、激励方程(D触发器)

5.画出电路图。

六、硬件描述语言设计(

15分)

用VHDL语言设计一个如图6

所示六段显示的驱动译码器。它是为了显示图6所示的六个符号中的一个,实线

表示亮,虚线表示不亮(图中e是垂直线,f是水平线)。设计的器件有三个输

入A、B、C及六个输出a、

b、

c、

d、

e

您可能关注的文档

文档评论(0)

zhaolubin888 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档