- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
第4节基于XilinxFPGA的千兆以太网控制器的
开发
千兆以太网RocketI/O
10.4.1千兆以太网技术
1.千兆以太网技术简介
以太网技术是当今应用广泛的网络技术,千兆以太网技术继承了以往以太网技术的
许多优点,同时又具有许多新的特性,例如传输介质包括光纤和铜缆,使用
8B/10B的编解码方案,采用载波扩展和分组突发技术等。正是因为具有良好的继
承性和许多优秀的新特性,千兆以太网已经成为目前局域网的主流解决方案。
千兆以太网利用了原以太网标准所规定的全部技术规范,其中包括CSMA/CD协议、
以太网帧、全双工、流量控制以及IEEE802.3标准中所定义的管理对象。千兆以
太网的关键技术是千兆以太网二层(MAC层)的交换与以太网接口的实现。随着多
媒体应用的普及,千兆以太网必将成为各类以太网技术的主力军。
2.Xilinx的千兆以太网解决方案
1)IP的支持
Xilinx提供了可参数化的10/1Gbps以太网媒体访问控制器功能LogiCORE解决方
案。该核设计用来同最新的Virtex-5、Virtex-4和Virtex-IIPro平台FPGA一起
工作,并可以无缝集成到Xilinx设计流程中。吉比特级以太网媒体访问控制器核
(GEMAC)是针对1Gb/s(Gbps)以太网媒体访问控制器功能的可参数化的
LogiCOREIP解决方案。GEMAC核的设计符合IEEE802.3-2002规范。GWMAC核支
持两个PHY端接口选项:GMII或RGMII。并且,Xilinx全面的1Gb/s以太网解决
方案包含吉比特MAC和PCS/PMAIP核产品。Xilinx吉比特以太网MAC解决方案还
包括带有内置处理器本地总线(PLB)接口(PLBGEMAC)的配置。该配置通过
Xilinx嵌入式开发套件(EDK)提供。GEMACLogiCOREIP可以实现与1000Base-
XPCS/PMA或SGMII核的无缝集成,并提供3种选项用来与PHY器件接口:1000
BASE-X或10位接口(TBI)或SGMII。
GEMAC核非常适合开发高密度吉比特级以太网通信和存储设备,其关键特性有:
l单速全双工11GbpsMAC控制器;
l设计符合IEEE802.3-2002规范;
l具有最小缓冲的直通操作,以最大限度地实现客户端接口的灵活性;
l通过可选的独立微处理器中的接口进行配置和监控;
l直接与以太网统计数据核接口,以便实现功能强大的统计数据收集;
l通过MAC控制暂停帧实现对称的或非对称的可选的流程控制;
lVLAN帧的可选技术支持符合IEEE802.3-2002规范的要求;
l支持任意长度的“jumbo帧”(可选);
l可选的地址滤波器,具有数量可选的地址表输入。
2)相应的开发板套件
Xilinx提供的千兆以太网开发套件为Virtex-5ML505/ML506开发板(使用的FPGA
芯片为:XC5VLX50T-1FF1136),该开发板支持10/100兆、1/10吉以太网,加上
Xilinx公开的基于ML505/506的设计,可为基于以太网开发的设计提供全方位的
参考。此外,ML505/506还具备SFP、PCIE、SATA以及SMA接口等其余吉比特接
口,是学习和研发高速连接设备的理想平台。
10.4.2基于FPGA的千兆以太网MAC控制器实现方案
1.整体设计方案
以太网控制器的FPGA设计工作包括以太网MAC子层的FPGA设计、MAC子层与上层
协议的接口设计以及MAC与物理层(PHY)的MII接口设计。该以太网控制器的总
体结构设计框图如图10-30所示。整个系统分为发送模块、接收模块、MAC状态模
块、MAC控制模块、MII管理模块和主机接口模块六部分。发送模块和接收模块主
要提供MAC帧的发送和接收功能,其主要操作有MAC帧的封装与解包以及错误检
测,它直接提供了到外部物理层芯片的并行数据接口。在实现中物理层处理直接利
用商用的千兆PHY芯片,主要开发量集中在MAC控制器的开发上。
图10-30以太网控制器的结构设计框图
MAC控制
您可能关注的文档
最近下载
- 泉州交发集团国企招聘真题.pdf
- 桂美版美术一年级上册课件-第18课 过节啦.pptx VIP
- Minmetals_B2B_运营模式设计报告(完整版)_v2.3_20121227_Max.pptx VIP
- GA 1808-2022 军工单位反恐怖防范要求.docx
- (2023秋)北师大版五年级数学上册《 图形中的规律》PPT课件.pptx VIP
- 2024年天津市专业技术人员继续教育公需课考试题+答案(四套全).pdf VIP
- 送气工练习试题及答案.doc
- 在线网课学习课堂《学术英语(华理 )》单元测试考核答案.pdf
- 大一生涯发展展示.pptx VIP
- 乘数中间有0的三位数乘一位数(教学设计)-2024-2025学年三年级上册数学苏教版.docx
文档评论(0)