31.数字频率计的设计 .pdfVIP

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

重庆科创职业学院授课方案(教案)

课名:教师:

班级:编写时间:

课题:授课时数

数字频率计的设计

2

教学目的及要求:

1.初步掌握复杂VHDL程序的设计方法

2.会用VHDL设计数字频率计

教学重点:顶层电路与底层电路的衔接及个模块的实现

教学难点:数字频率计的测频原理

教学步骤及内容:

一.复习旧课

二.新课旁批栏:

1.VHDL理论知识讲解

测频原理:让被测信号与标准信号一起通过一个闸门,然后用计

数器对信号脉冲的个数进行计数,把标准时间内的计数的结果,

用锁存器锁存起来,最后用显示译码器把锁存的结果用LED数码

显示管显示出来。要求在熟悉频率计逻辑功能的基础上,设计一

个6位十进制频率计。

2.设计任务:

设计的基本思路是将频率计分为5个模块来实现其测频功能,即

整个数字频率计系统分为分频模块、控制模块、计数模块、锁存

器模块和显示模块等几个单元,并且分别用VHDL对其进行编程,

实现了闸门控制信号、计数电路、锁存电路和显示电路等。还要

求被测输入信号的频率范围自动切换量程,控制小数点显示位置,

并以十进制形式显示。

3.设计过程:

(1)用VHDL设计输入每一个模块,保存并编译

(2)频率计的底层VHDL代码,包括以下几个模块:

A:可清零的一百进制计数器的设计

B:8位锁存器的设计

C:动态扫描程序

以上模块的VHDL程序参照课本。

顶层文件(原理图输入)旁批栏:

4.项目编译

选择目标器件。选择菜单命令Assign|Device,弹出Device

对话框。选择对话框的DeviceFamily下拉列表框中的目标器

件(EPM7128SLC84-10)引脚指定,编译。

5.项目时序仿真

创建波形文件—输入信号节点—设置仿真时间—编辑输入节点

波形-运行仿真。

6.引脚指定

指定输入输出对应的芯片的引脚,注意一些引脚不能用。选择

菜单命令Assign|Pin/Location/Chip,将设计的频率计与目

标芯片(EPM7128SLC84-10)联系起来。

7.程序下载

Max+PlusII-progeammer-JTAG-Multi-DeviceJTAGchain

setup-SelectProgrammingfile–找到你所要的.pof文件

-add-OK

8.实验箱上现象的分析描述与验证。

9.注意事项:编译顶层电路前,必须先设计好底层电路。

三.小结:

对学生在实验过程中遇到的问题进行分析,总结,做出合理的

评价。

四.作业

将程序输入到MAX+PLUSII软件进行相关操作,完成实验报告。

文档评论(0)

180****5471 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档