网站大量收购独家精品文档,联系QQ:2885784924

Chirp函数的Nios Ⅱ嵌入式实现 .pdfVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

Chirp函数的NiosⅡ嵌入式实现1系统总体设计

图1为基于FPGA的射电宇宙信号处理框图。

(Systemon(2hip)是20世纪90年月提出的概念,它是将多个功能模块

集成在一块硅片上,提高芯片的集成度并削减外设芯片的数量和互相之

该设计是基于SoPC技术设计的Chirp函数,该系统把微处理器模块和

间在上的衔接,同时系统性能和功能都有很大的提高。随着芯片工艺的

DDs模块集成到单片FPGA芯片内部,通过在操作系统μC/OS-Ⅱ编写

不断进展,设计人员在FPGA中嵌入软核处理器成为可能,和公司相继

的程序,实时控制微处理器对DDS的控制字输出,DDS模块按照频率

推出了SoPC(SystemonaProgrammableChip)的解决计划,它是指在

控制字的不同,输出不同的数字化正弦波。使之符合Chirp函数的时

FPGA内部嵌入包括(;PtJ在内得各种IP组成一个完整系统,在单片

变频率特征。Chirp函数按照输出频率的递变逻辑普通分为两种:线

FPGA中实现一个完整地系统功能。与SoC相比,SoPC具有更高的灵便

性Chirp函数和非线性Chirp函数,以下是两种Chirp函数在频域上

性,FPGA的可编程特性使之可以按照需要随意定制SoC系统;与ASIC

的表现图2,图3所示。

相比,SoPC具有设计周期短,设计成本低的优势,同时开发难度也大

大降低。因为电磁波在传输过程中,经过色散介质如不匀称的波导,高

从图2,图3可以看出Chirp函数的频率输出与时光的f-t关系可以

空电离层时会发生色散现象,Chirp函数在射电天文信号的消色散处理

总结为:

中发挥着重要的作用,讨论在FPGA中实现Chirp函数是基于FPGA的射

(1)对于线性Chirp函数

电宇宙信号处理的重要组成部分。

第1页共5页

在延续域时光域内有关系式:因此该Chirp信号源的功能是:在NiosⅡ中建立的微控制器;用法嵌

入式操作系统μC/OS-Ⅱ建立对DDS频率控制字输出实时转变的任务;

按照线性和非线性Chirp函数的特点控制字的输出按照需要线性或者

式中:k为常数;f0为初始输出频率;t为延续时光。非线性输出,并且在此设计中将该任务的优先级设置为最高。利用语

在离散时光域有关系式:言编写DDS模块,首先按照Matlab计算出需要的正弦数据,然后将这

文档评论(0)

187****5502 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档