网站大量收购闲置独家精品文档,联系QQ:2885784924

223-模拟、及电力电子技术时序逻辑电路.docxVIP

223-模拟、及电力电子技术时序逻辑电路.docx

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

时序逻辑电路

时序逻辑电路——电路任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原状态有关。时序电路中必须含有具有记忆能力的存储器件。

时序电路的逻辑功能可用逻辑表达式、状态表、卡诺图、状态图、时序图和逻辑图6种方式表示,这些表示方法在本质上是相同的,可以互相转换。

一、时序电路的基本分析和设计方法

(一)分析步骤

根据给定的时序电路图写出下列各逻辑方程式:

(1)各触发器的时钟方程。(2)时序电路的输出方程。(3)各触发器的驱动方程。

将驱动方程代入相应触发器的特性方程,求得各触发器的次态方程,也就是时序逻辑电路的状态方程。

根据状态方程和输出方程,列出该时序电路的状态表,画出状态图或时序图。

根据电路的状态表或状态图说明给定时序逻辑电路的逻辑功能。

【例1】分析时序电路

时钟方程:CP2?CP1?CP0?CP

输出方程:Y?QnQn

121 2

1

2

?J2

?

?Qn

K?Qn

101驱动方程:?J1

1

0

1

?Qn

K?Qn

J2200?

J

2

2

0

0

?

求状态方程

0

0

?Qn

K?Qn

JK触发器的特性方程:Qn?1?JQn?KQn

将各触发器的驱动方程代入,即得电路的状态方程:

?Qn?1?JQn?KQn?QnQn?QnQn?Qn

?2 22

22 1 2

1 2 1

1111101010?Qn?1?JQn?KQn?QnQn?QnQn?Qn

1

1

1

1

1

0

1

0

1

0

?Qn?1?JQn?KQn?QnQn?QnQn?Qn

?0

计算、列状态表

00 00 2 0

2 0 2

?Qn?1?Qn

?2 1

10?Qn?1?Qn

1

0

?Qn?1?Qn

?0 2

Y?QnQn

1 2

画状态图及时序图

逻辑功能

有效循环的6个状态分别是0~5这6个十进制数字的格雷码,并且在时钟脉冲CP的作用下,这6个状态是按递增规律变化的,即:

000→001→011→111→110→100→000→…

所以这是一个用格雷码表示的六进制同步加法计数器。当对第6个脉冲计数时,计数器又重新从000开始计数,并产生输出Y=1。

【例2】:分析图6.2.4电路的功能。

0时钟方程:

0

CP0?CP

210激励方程:

2

1

0

CP1?Qn

CP2?CP

2J0?Qn

2

J?Qn

J?QnQn

10K0?1

1

0

K1?1

K2?1

Q

Q0

J1

Q1

J2

Q2

Q2

CP

Q0

K1

Q1

K2

K0

J0

图6.2..4 逻辑电路图

状态方程:

Qn?1?QnQn

(CP?)

0 20

Qn?1?QnQn

(Qn?)

1 01 0

Qn?1?QnQnQn

(CP?)

2 01 2

状态转换表:

表6.2.2 状态转换表

态序

Q2

Q1

Q0

Qn+1Qn+1Qn+1

2 1 0

0

0

0

0

0 0 1

1

0

0

1

0 1 0

2

0

1

0

0 1 1

3

0

1

1

1 0 0

4

1

0

0

0 0 0

5

1

0

1

0 1 0

6

1

1

0

0 1 0

7

1

1

1

0 0 0

状态转换图:

111

111

110

101

000

001

010

100

011

图6.2.5 例状态图

逻辑功能说明:

为异步五进制加法计数器。

(二)同步时序逻辑电路的设计步骤

根据设计要求,设定状态,导出对应状态图或状态表。

状态化简。原始状态图(表)通常不是最简的,往往可以消去一些多余状态。消去多余状态的过程叫做状态化简。(输入相同时、输出相同、且转换的状态也相同的状态叫做等价状态)

状态分配,又称状态编码。

选择触发器的类型。触发器的类型选得合适,可以简化电路结构。

根据编码状态表以及所采用的触发器的逻辑功能,导出待设计电路的输出方程和驱动方程。

根据输出方程和驱动方程画出逻辑图。

检查电路能否自启动。

排列顺序:Qn

排列顺序:

QnQnQn

/Y

21 0

/0 /0 /0000→001→010→011

/1

↓/0

110←101←100

/0 /0

由于已给出了二进制编码状态图,设计直接从第4步开始。

(1)选择触发器,求时钟方程、输出方程、状态方程

因需用3位二进制代码,选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。由于要求采用

文档评论(0)

166****9181 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档