- 1、本文档共32页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
习题
数字电子技术基础习题
第一章逻辑代数基础
1.1、用布尔代数的基本公式和规则证明下列等式。
1.2、求下列函数的反函数。
1.3、写出下列函数的对偶式。
1.4、证明函数F为自对偶函数。
1.5、用公式将下列函数化简为最简“与或”式。
1.6、逻辑函数。若A、B、
C、D、的输入波形如图所示,画出逻辑函数F的波形。
1.7、逻辑函数F1、F2、F3的逻辑图如图2—35所示,证明F1=F2=F3。
1.8、给出“与非”门、“或非”门及“异或”门逻辑符号如图2—36(a)所示,若A、B
的波形如图2—36(b),画出F1、F2、F3波形图。
1.9、用卡诺图将下列函数化为最简“与或”式。
1.10、将下列具有无关最小项的函数化为最简“与或”式;
1.11、用卡诺图将下列函数化为最简“与或”式;
1.12用卡诺图化简下列带有约束条件的逻辑函数
1.13、用最少的“与非”门画出下列多输出逻辑函数的逻辑图。
第二章门电路
2.1由TTL门组成的电路如图T2.1所示,已知它们的输入短路电流为Iis
=1.6μA,高电平输入漏电流IiH=40μA。试问:当A=B=1时,G1
的电流(拉,灌)为;A=0时,G1的电流
(拉,灌)为。
图T2.2中示出了某门电路的特性曲线,试据此确定它的下列参数:输出高电平
U=;输出低电平U=;输入短路电流Iis
OHOL
=;高电平输入漏电流IiH=;阈值电平UT=;
开门电平U=;关门电平U=;低电平噪声容限U
ONOFF
=;高电平噪声容限U=;最大灌电流I
NLNHOLMax
=;扇出系数N=。
2.3TTL门电路输入端悬空时,应视为;(高电平,低电平,不定)
此时如用万用表测量其电压,读数约为(3.5V,0V,1.4V)。
2.4CT74、CT74H、CT74S、CT74LS四个系列的TTL集成电路,其中功耗
最小的为;速度最快的为;综合性能指标最好的为
。
2.5CMOS门电路的特点:静态功耗(很大,极低);而动态功耗随
着工作频率的提高而(增加,减小,不变);输入电阻(很
大,很小);噪声容限(高,低,等)于TTL
文档评论(0)