数字集成电路设计复习课.pptVIP

  1. 1、本文档共155页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;数字集成电路

-电路、系统与设计;二极管的结构和手工分析模型;二极管的结电容、扩散电容;MOS器件

;MOSFET工作区域小结;长沟器件和短沟器件的差异;手工分析的标准模型;MOS管简单SPICE模型;;(1)MOS管栅电容〔栅沟道电容+栅覆盖电容〕;(2)MOS管扩散电容;寄生电阻;*;*;*;*;*;*;*;*;数字集成电路

-电路、系统与设计;CMOS反相器;反相器增益;影响传输特性的因素;直观综述:CMOS电路的特点;带负载的反相器;反相器链的应用;最优级比〔等效扇出〕与最优级数;CMOS的功耗来源;动态功耗;短路电流;泄漏电流;减小功耗的方法;工艺尺寸缩小模型;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*58227`0;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;数字集成电路

-电路、系统与设计;时序逻辑——有限状态机〔FSM〕;*;*;锁存器;时间定义;多路开关型锁存器的管级实现

ex1:CMOS传输门开关;ex2:NMOS传输管开关;写入Latch的方法;基于主从结构的边沿触发存放器;多路开关型主从存放器

以正沿触发存放器为例;减小时钟负载的静态主从存放器;*;防止时钟重叠;静态SR触发器

;有比CMOSSR触发器;第二节动态锁存器和存放器

锁存器;使动态锁存器成为伪静态;存放器;*;C2MOS存放器;*;真单相时钟控制〔TSPC〕存放器

TSPC锁存器;TSPC所包含的逻辑;简化的TSPC锁存器;*;TSPC存放器;*;脉冲存放器;;短脉冲存放器的建立时间;第三节流水线;锁存型流水线;

第4节非双稳时序电路

施密特触发器;反向施密特触发器;静止状态:XOR的两个输入相同,输出低电平

脉冲状态:XOR的两个输入暂时不同,延时结束后恢复相同;不稳电路——环形振荡器;电压控制振荡器〔VCO〕;差分延时元件和VCO拓扑结构;数字集成电路

-电路、系统与设计;设计综合概念;综合任务的分类;数字集成电路

-电路、系统与设计;时钟误差时钟误差的类型;1.时钟偏差;时钟偏差时序:正偏差;时钟偏差时序:负偏差;2.时钟抖动;时钟抖动时钟抖动:影响;4.时钟误差来源

文档评论(0)

199****8042 + 关注
实名认证
文档贡献者

相信自己,相信明天

1亿VIP精品文档

相关文档