基于FPGA的高精度数字频率计设计.docx

  1. 1、本文档共30页,其中可免费阅读9页,需付费150金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

基于FPGA的高精度数字频率计设计

摘要

频率信号由于其在传输过程中不易受干扰,一直是测量技术领域的经典研究课题。在频率测量领域,传统的外接示波器和单片机等外部电路的方法虽能达到测量频率的目的,但大多存在着测量精度低,稳定性不高,集成度低等缺点。随着电子设计自动化(EDA)技术的出现,到后面可编程逻辑器件FPGA的广泛应用,硬件设计不再需要大规模的电路板,数百到百万级逻辑门只需集成到一个器件中,在改变了传统的数字频率计设计方法的同时大大提高了数字频率计的集成度,精度也显著提高。

本文首先对四种常见的数字频率计的测频方法进行了原理说明和误差分析,得到了测频精度较高的为多周期同步测频法(M/T法

文档评论(0)

***** + 关注
实名认证
内容提供者

乐于分享,有偿帮助。

版权声明书
用户编号:8070007123000004

1亿VIP精品文档

相关文档