- 1、本文档共24页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字集成电路
-电路、系统与设计
CMOS
组合逻辑门的设计(3)
传输管逻辑
EE1412ndMay.2017.1
©DigitalIntegratedCircuitsCombinationalCircuits
一传输管逻辑
B
A
B
F=AB传输管逻辑成
对出现
0
2
2nd
EE141
©DigitalIntegratedCircuitsCombinationalCircuits
传输管逻辑门的特点
•由NMOS晶体管构成,且成对出现
•输入信号加在NMOS的栅端(G),以及源端(S)或者漏端(D)
•无静态功耗(稳态时,VDD到GND不存在导电通路)
•器件数目下降,从而降低了寄生电容
(N输入逻辑电路需要N个晶体管)
缺点:存在阈值损失
应用:
3
2nd
EE141
©DigitalIntegratedCircuitsCombinationalCircuits
二差分传输管逻辑
优点:
1)结构简单
2)具有模块化的特点
4
2nd
EE141
©DigitalIntegratedCircuitsCombinationalCircuits
三传输管的串联
•前一级的输出接后一级的栅端
×
•前一级的输出接后一级的源或漏端
√
5
2nd
EE141
©DigitalIntegratedCircuitsCombinationalCircuits
四单一NMOS逻辑
In
您可能关注的文档
- 微电子-面试经验总结-9位学长.pdf
- 模拟卷答案更新.pdf
- 面试专业问题总结(2).doc
- 2019双极复试回忆版.doc
- 第二次—互补CMOS静态组合逻辑动态特性(1).pdf
- 第六次-动态CMOS组合逻辑.pdf
- 第三次—逻辑链路径的速度优化.pdf
- 第四次-有比逻辑.pdf
- 第一次-静态互补CMOS组合逻辑门静态特性.pdf
- 3交流_密勒效应_极点零点_工艺角_温度.doc
- internal for instructor-lesson plans partner course讲师课程计划合作伙伴.pdf
- 通过销售给客户来报废资产fifa abad国际足联世纪.pdf
- 内省了解javabean加强.pdf
- 测试无线终端开发认证组技术战略telus要求范围独立发布vstandalone terminal specification.pdf
- 计算书西区信息.pdf
- 文案详解the pelican kragi鹈鹕岩.pdf
- 综合平行证明.pdf
- 23ase study电子商务概要.pdf
- 文稿课件c o m qlik sense成果.pdf
- jimmy choo ss15男士系列鞋履mens collection男装.pdf
文档评论(0)