网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电子技术项目教程 课件 项目3、4 智力竞赛抢答器的设计与制作、数字电子钟的设计与制作.pptx

数字电子技术项目教程 课件 项目3、4 智力竞赛抢答器的设计与制作、数字电子钟的设计与制作.pptx

  1. 1、本文档共111页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

任务3.1集成触发器

任务3.2双音报警器的仿真与制作

任务3.3智力竞赛抢答器的制作;任务3.1集成触发器;触发器是一个具有记忆功能的二进制信息存储元件,是构成多种时序电路的最基本逻辑单元。触发器具有两个稳定状态,即“0”和“1”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。

触发器的种类很多,按照电路结构形式的不同,触发器可分为基本触发器、时钟触发器,其中时钟触发器又分为同步触发器、边沿触发器等。

根据电路结构功能的不同,触发器可以分为RS触发器、JK触发器、D触发器、T触发器和T触发器。

3.1.1基本RS触发器

基本RS触发器是各类触发器中最简单的一种,是构成其他触发器的基本单元。其电路结构可由与非门组成,也可由或非门组成,下面讨论由;与非门组成的基本RS触发器。

1.电路组成及逻辑符号

由两个与非门的输入和输出端交叉耦合构成的基本RS触发器电路如图31(a)所示,图31(b)为其逻辑符号。为信号输入端,上面的非号表示低电平有效,在逻辑符号中用小圆圈表示;是两个互补输出端,当触发器处于稳定状态时,它们的输出状态相反。

2.触发器的状态

1)触发器的输出状态

2)触发器的现态和次态

触发器输入信号变化前的状态称为现态,又称原状态,用Qn表示。

触发器输入信号发生变化以后的状态称为次态,又称新状态,用Qn+1表示。;3.逻辑功能分析

下面根据与非门的逻辑功能讨论基本RS触发器的工作原理。;4.特性表

触发器次态Qn+1与输入信号及电路原有状态(现态)

Qn之间关系的真值表称作特性表。因此,上述基本RS

触发器的逻辑功能可用表31所示的特性表来表示。;5.基本RS触发器的应用举例

例3.1运用基本RS触发器消除机械开关振动引起的干扰。

解机械开关接通时,由于振动会使电压或电流波形产生“毛刺”,

如图32所示。在电子电路中,一般不允许出现这种现象,因为这种

干扰信号会导致电路工作出错。

利用基本RS触发器的记忆作用可以消除上述开关振动所产生

的影响,开关与触发器的连接方法如图33(a)所示。设单刀双掷开

关原来与B点接通,这时触发器的状态为0。

当开关由B拨向A时,有一短暂的浮空时间,这时触发器的

均为1,Q仍为0。当中间触点与A接触时,A点的电位由于振动而产生

“毛刺”。但是,首先是B点已经成为高电平,A点一旦出现低电平,触

发器的状态翻转为1,其次即使A点再出现高电平,也不会再改变触发

器的状态,所以Q端的电压波形不会出现“毛刺”,电压波形如图33(b)

所示。;综上所述,基本RS触发器的特点可归纳为以下几点:

(1)基本RS触发器具有置位、复位和保持(记忆)的功能。

(2)由与非门组成的基本RS触发器的触发信号是低电平有效,由或非门组成的基本RS触发器的触发信号是高电平有效,属于电平触发方式。

(3)基本RS触发器存在约束条件。

(4)当输入信号发生变化时,输出即刻就会发生相应的变化,即抗干扰性能较差。

3.1.2同步触发器

前面介绍的基本RS触发器的状态是由端的输入信号直接控制的,任何时候只要触发端信号出现干扰,触发器立刻就会做出反应,从而导致电路的抗干扰性比较差。在实际工作中,触发器的状态不仅要由端的信号来决定,而且要求触发器按一定的节拍翻转,为此,需要在电路中加入时钟脉冲控制端CP。电路在时钟脉冲CP的作用下,根据输入信号翻转,没有时钟脉冲输入时,电路的状态保持不变。这种具有时钟脉冲CP控制端的触发器称为时钟触发器,又称为同步触发器。同步触发器主要有同步RS触发器、同步D触发器等。;1.同步RS触发器

1)电路组成及逻辑符号

同步RS触发器是在基本RS触发器的基础上增加了两个由时钟脉冲CP控制的与非门G3、G4组成的,如图35(a)所示,图35(b)所示为其逻辑符号。图中CP为时钟脉冲输入端,简称钟控端或CP端,R和S为信号输入端,为信号输出端。输入端框内的C1为控制关联标记,1为标识序号,说明1R和1S受C1控制。;2)逻辑功能;由此,可以得出同步RS触发器的特性表,如表33所示。;3)特性方程

触发器次态Qn+1与R、S及现态Qn之间关系的逻辑表达式称为触发器的特性方程。根据表33可画出同步RS触发器Qn+1的卡诺图,如图36所示。由此可得出同步RS触发器的特性方程为:

2.同步D触发器

1)电路组成及逻辑符号

为了避免同步RS触发器出现两个触发信号同时等于1的情况的发生,

文档评论(0)

lai + 关注
实名认证
内容提供者

精品资料

版权声明书
用户编号:7040145050000060

1亿VIP精品文档

相关文档