- 1、本文档共47页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
印刷电路板的抗干扰设计原则
一电源线布置:
1、根据电流大小,尽量调宽导线布线.
2、电源线、地线的走向应与资料的传递方向一致.
3、在印制板的电源输入端应接上10~100μF的去耦电容.
二地线布置:
1、数字地与模拟地分开.
2、接地线应尽量加粗,致少能通过3倍于印制板上的允许电流,一般应达2~3mm.
3、接地线应尽量构成死循环回路,这样可以减少地线电位差.
三去耦电容配置:
1、印制板电源输入端跨接10~100μF的电解电容,若能大于100μF则更好.
2、每个集成芯片的Vcc和GND之间跨接一个0.01~0.1μF的陶瓷电容.如空间不允许,可为每4~10个芯片配置一个1~10μF的钽电容.
3、对抗噪能力弱,关断电流变化大的器件,以及ROM、RAM,应在Vcc和GND间接去耦电容.
4、在单片机复位端“RESET”上配以0.01μF的去耦电容.
5、去耦电容的引线不能太长,尤其是高频旁路电容不能带引线.
四器件配置:
1、时钟发生器、晶振和CPU的时钟输入端应尽量靠近且远离其它低频器件.
2、小电流电路和大电流电路尽量远离逻辑电路.
3、印制板在机箱中的位置和方向,应保证发热量大的器件处在上方.
五功率线、交流线和信号线分开走线
功率线、交流线尽量布置在和信号线不同的板上,否则应和信号线分开走线.
六其它原则:
1、总线加10K左右的上拉电阻,有利于抗干扰.
2、布线时各条地址线尽量一样长短,且尽量短.
3、PCB板两面的线尽量垂直布置,防相互干扰.
4、去耦电容的大小一般取C=1/F,F为数据传送频率.
5、不用的管脚通过上拉电阻(10K左右)接Vcc,或与使用的管脚并接.
6、发热的元器件(如大功率电阻等)应避开易受温度影响的器件(如电解电容等).
7、采用全译码比线译码具有较强的抗干扰性.
????为扼制大功率器件对微控制器部分数字元元电路的干扰及数字电路对模拟电路的干扰,数字地`模拟地在接向公共接地点时,要用高频扼流环.这是一种圆柱形铁氧体磁性材料,轴向上有几个孔,用较粗的铜线从孔中穿过,绕上一两圈,这种器件对低频信号可以看成阻抗为零,对高频信号干扰可以看成一个电感..(由于电感的直流电阻较大,不能用电感作为高频扼流圈).
????当印刷电路板以外的信号线相连时,通常采用屏蔽电缆.对于高频信号和数字信号,屏蔽电缆的两端都接地,低频模拟信号用的屏蔽电缆,一端接地为好.
????对噪声和干扰非常敏感的电路或高频噪声特别严重的电路,应该用金属罩屏蔽起来.铁磁屏蔽对500KHz的高频噪声效果并不明显,薄铜皮屏蔽效果要好些.使用镙丝钉固定屏蔽罩时,要注意不同材料接触时引起的电位差造成的腐蚀
七用好去耦电容
????集成电路电源和地之间的去耦电容有两个作用:一方面是本集成电路的蓄能电容,另一方面旁路掉该器件的高频噪声.数字电路中典型的去耦电容值是0.1μF.这个电容的分布电感的典型值是5μH.,它的并行共振频率大约在7MHz左右,也就是说,对于10MHz以下的噪声有较好的去耦效果,对40MHz以上的噪声几乎不起作用.
????1μF、10μF的电容,并行共振频率在20MHz以上,去除高频噪声的效果要好一些.
????每10片左右集成电路要加一片充放电电容,时自共振的频率约35MHz,引脚长时为32MHz.
八降低噪声和电磁干扰的经验
印刷电路板的抗干扰设计原则
1.可用串个电阻的办法,降低控制电路上下沿跳变速率.
2.尽量让时钟信号电路周围的电势趋近于0,用地线将时钟区圈起来,时钟线要尽量短.
3.I/O驱动电路尽量靠近印制板边.
4.闲置不用的门电路输出端不要悬空,闲置不用的运放正输入端要接地,负输入端接输出端.
5.尽量用45°折线而不用90°折线,布线以减小高频信号对外的发射与耦合(减小的原理是怎样的?).
6.时钟线垂直于I/O线比平行于I/O线干扰小.
6.元件的引脚要尽量短.
8.石英晶振下面和对噪声特别敏感的元件下面不要走线.
9.弱信号电路、低频电路周围地线不要形成电流环路.
10.需要时,线路中加铁氧体高频扼流圈,分离信号、噪声、电源、地.
印制板上的一个过孔大约引起0.6pF的电容;一个集成电路本身的封装材料引起2pF~10pF的分布电容;一个线路板上的接插件,有520μH的分布电感;一个双列直插的24引脚集成电路插座,引入4μH~18μH的分布电感.
数字电路、单片机的抗干扰设计
??在电子系统设计中,为了少走弯路和节省时间,应充分考虑并满足抗干扰性的要求,避免在
设计完成后再去进行抗干扰的补救措施.形成干扰的基本要素有三个:
??(
您可能关注的文档
- 简单辨别阿富汗玉、汉白玉、京白玉.pptx
- 管理学重点汇编.ppt
- 肺炎链球菌感染现状及研究热点.ppt
- 编译原理-第二章-pl0编译程序的实现.ppt
- 南京理工大学课程考试试卷(大学物理).doc
- 压力表允许基本误差计算对照表.doc
- 绘画中的节日.ppt
- 直线与圆锥曲线.ppt
- 网络营销及网站推广.ppt
- 各类仪表检定证书模版1.doc
- 2025年安徽省明光市事业单位考试(中小学教师类D类)职业能力倾向测验试卷必考题.docx
- 2025年安徽省明光市事业单位考试(中小学教师类D类)职业能力倾向测验知识点试题最新.docx
- 2025年安徽省明光市事业单位考试(中小学教师类D类)职业能力倾向测验重点难点精练试题必考题.docx
- 2025年安徽省明光市事业单位考试(中小学教师类D类)职业能力倾向测验重点难点精练试题必考题.docx
- 2025年安徽省明光市事业单位考试(医疗卫生类E类)职业能力倾向测验强化训练试题集必考题.docx
- 2025年安徽省明光市事业单位考试(自然科学专技类C类)职业能力倾向测验重点难点精练试题推荐.docx
- 4.1 人要有自信 课件-2024-2025学年统编版道德与法治七年级下册9.pptx
- 2025年安徽省明光市事业单位考试(中小学教师类D类)职业能力倾向测验知识点试题必考题.docx
- 2025年安徽省明光市事业单位考试(中小学教师类D类)职业能力倾向测验强化训练试题集附答案.docx
- 2025年安徽省明光市事业单位考试(中小学教师类D类)职业能力倾向测验重点难点精练试题必考题.docx
文档评论(0)