网站大量收购独家精品文档,联系QQ:2885784924

期末考试自测题电路系统设计基础答案.pdfVIP

期末考试自测题电路系统设计基础答案.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

一、(每题3分,共18分)

1.电子系统:由电子元器件或部件组成的,能够产生、传输或处理电信号及信息的客观实体

称为电子系统。

2.CMRR:运算放大器的主要参数指标之一,此指标的大小,表示了集成运放对共模信号(通

常是一种干扰信号)的抑制能力。定义为开环差模增益Avd和开环共模增益Avc之比,工

程上通常用分贝表示为:

A

CMRR=20lgvd(dB)

A

vc

3.DAC建立时间:建立时间ts是描述D/A转换速率快慢的一个重要参数,一般指的是输入

数字量变化后,输出模拟量稳定到相应数值范围内所经历的时间。

4.A/D转换精度:A/D转换精度反映一个实际A/D转换器在量化值上与理想A/D转换器进行

模/数转换的差值,可表示成绝对误差或相对误差。

5.元器件失效率:失效率是时间的函数,它表示元器件随时间的老化率:

失效率

λ=

行总数运行时间

运×

6.组合逻辑电路:组合逻辑电路的特点是任意时刻的输出只取决于该时刻的输入,与电路原

来的状态无关。

二、判断正误(每题1分,共10分)

1.近代系统设计中,通常采用以自顶向下方法为主导,并结合使用自底向上的设计方法。

(Y)

2.自底向上法是一种概念驱动的设计方法。(N)

3.自顶向下法应遵循模块化、结构化原则。(Y)

4.自底向上法可以继承使用经过验证、成部件与子系统,从而可以实现设计重用,减

少设计的重复。(Y)

5.数字系统相对模拟系统具有强,便于处理,可采用高集成度器件,便于利用计算

机技术等优点。(Y)

6.当用运放做弱信号放大时,应特别注意选用失调及噪声系数均很小的运放。(Y)

7.为了消除运放的高频自激,应尽量避免两级以上放大级级联,以减小消振难度。(Y)

8.在逻辑电路中,一律用“1”表示,低电平一律用“0”表示(N)

9.在任一时刻,触发器可以处于0和1两种稳定状态(N)

10.同步时序逻辑电路状态的改变是由外部输入信号的变化直接引起的(N)

三、填空(每题2分,共10分)

1.高

2.组合逻辑电路时序逻辑电路

3.ROMRAM

四、选择题(单选或多选)(每题2分,共30分)

1.B2.D3.B4.D5.C6.B

7.A8.B9.D10.B11.D12.D

13.D14.C15.B

五、简述题(每题8分,共24分)

1.器的分类。

(1)只读器ROM

1)掩模只读器ROM,出厂时“固话”数据。

2)可编程只读器PROM,结构同掩模ROM,一次编程。

3)可擦除的可编程只读器EPROM

①紫外线擦除EPROM,可重复擦写,需要编程器完成编程操作。②电擦除E2PROM,通过电信

号完成擦

文档评论(0)

152****8708 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档