网站大量收购独家精品文档,联系QQ:2885784924

嵌入式系统设计方法的演化—从单片机到单片系统.pdfVIP

嵌入式系统设计方法的演化—从单片机到单片系统.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

嵌入式系统设计方法的演化—从单片机到单片系统

摘要:在介绍嵌入式系统设计方法变化背景的基础上,综述嵌入式系统设计方法的不

同层次,从单片机应用到单片系统设计的演化,并提出了发展战略。

关键词:嵌入式系统设计单片系统(SOC)硬件描述语言(HDL)IP内

一、嵌入式系统设计方法变化的背

嵌入式系统设计方法的演化总的来说是因为应用需求的牵引和IT技术的推动

1.随着微电子技术的不断创新和发展,大规模集成电路的集成度和工艺水平不断提高。

硅材料与人类智慧的结合,生产出大批量的低成本、高可靠性和高精度的微电子结构模块

,推动了一个全新的技术领域和产业的发展。在此基础上发展起来的器件可编程思想和微

处理(器)技术可以用软件来改变和实现硬件的功能。微处理器和各种可编程大规模集成

专用电路、半定制器件的大量应用,开创了一个崭新的应用世界,以至广泛影响着并在

逐步改变着人类的生产、生活和学习等社会活动

2.计算机硬件平台性能的大幅度提高,使很多复杂算法和方便使用的界面得以实现,大

大提高了工作效率,给复杂嵌入式系统辅助设计提供了物理基础

3.高性能的EDA综合开发工具(平台)得到长足发展,而且其自动化和智能化程度不断提

高,为复杂的嵌入式系统设计提供了不同用途和不同级别集编辑、布局、布线、编译、综

合、模拟、测试、验证和器件编程等一体化的易于学习和方便使用的开发集成环境

4.硬件描述语言HDL(HardwareDescriptionLanguage)的发展为复杂电子系统设计提供了

建立各种硬件模型的工作媒介。它的描述能力和抽象能力强,给硬件电路,特别是半定制

大规模集成电路设计带来了重大的变革。目前,用得较多的有已成为IEEE为STD1076

标准的VHDL、IEEESTD1364标准的VerilogHDL和Altera公司企业标准的AHDL等

由于HDL的发展和标准化,世界上出现了一批利用HDL进行各种集成电路功能模块专业

设计的公司。其任务是按常用或专用功能,用HDL来描述集成电路的功能和结构,并经

过不同级别的验证形成不同级别的IP内核模块,供芯片设计人员装配或集成选用

IP(IntellectualProperty)内核模块是一种预先设计好的甚至已经过验证的具有某种确定

功能的集成电路、器件或部件。它有几种不同形式。IP内核模块有行为(behavior)、结

构(structure)和物理(physical)3级不同程度的设计,对应有主要描述功能行为的“软

IP内核(softIPcore)”、完成结构描述的“固IP内核(firmIPcore)”和基于物理描述并经过工

艺验证的“硬IP内核(hardIPcore)”3个层次。这相当于集成电路(器件或部件)的毛坯、

半成品和成品的设计技术

软IP内核通常是用某种HDL文本提交用户,它已经过行为级设计优化和功能验证,但其

中不含有任何具体的物理信息。据此,用户可以综合出正确的门电路级网表,并可以进行

后续结构设计,具有最大的灵活性,可以很容易地借助于EDA综合工具与其他外部逻辑

电路结合成一体,根据各种不同的半导体工艺,设计成具有不同性能的器件。可以商品化

的软IP内核一般电路结构总门数都在5000门以上。但是,如果后续设计不当,有可能导

致整个结果失败。软IP内核又称作虚拟器件

硬IP内核是基于某种半导体工艺的物理设计,已有固定的拓扑布局和具体工艺,并已经

过工艺验证,具有可保证的性能。其提供给用户的形式是电路物理结构掩模版图和全套工

艺文件,是可以拿来就用的全套技术

固IP内核的设计深度则是介于软IP内核和硬IP内核之间,除了完成硬IP内核所有的设

计外,还完成了门电路级综合和时序仿真等设计环节。一般以门电路级网表形式提交用户

使用

TI,Philips和Atmel等厂商就是通过Intel授权,用其MCS51的IP内核模块结合自己的

特长开发出有个性的与IntelMCS51兼容的单片机

常用的IP内核模块有各种不同的CPU(32/64位CISC/RISC结构的CPU或8/16位微控制

器/单片机,如8051等)、32/64位DSP(如320C30)、DRAM、SRAM、EEPROM、

Flashmemory、A/D、D/A、MPEG/JPEG、USB、PCI、标准接口、网络单元、编译器、

编码/

文档评论(0)

文档达人 + 关注
实名认证
文档贡献者

小小文档,我的最爱

1亿VIP精品文档

相关文档