网站大量收购独家精品文档,联系QQ:2885784924

数字电子技术(第五版) 课件 第5章 时序逻辑电路.pptx

数字电子技术(第五版) 课件 第5章 时序逻辑电路.pptx

  1. 1、本文档共150页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

第5章时序逻辑电路

所谓“分析”——即找出给定时序电路的逻辑功能。同步时序电路分析的“核心”——借助触发器的新状态(次态)表达式列出时序电路的状态转换表或画出状态转换图。一、同步时序逻辑电路的分析

同步时序逻辑电路分析的一般步骤找方程画图表1、从给定的逻辑图中写出每个触发器的驱动方程;2、把得到的驱动方程代入相应触发器的特性方程,得出每个触发器的状态方程(组);3、根据逻辑图写出电路的输出方程;4、列出该电路的状态转换表;5、根据状态表画出状态转换图(或时序图);根据状态转换图、表描述电路的逻辑功能,并进行自启动验证。得结论6、必要时画出电路时序图(仿真或实验);

触发器驱动方程是什么方程?描述触发器输入与输出关系的方程A描述触发器输出与次态关系的方程B描述触发器驱动信号与输出关系的方程C描述触发器驱动信号与次态关系的方程D提交单选题1分

【例1】分析图1所示的同步时序电路。其中FF1、FF2和FF3是下降沿触发的JK触发器,输入端悬空时相当于“1”。解:(1)由逻辑电路图得驱动方程:(2)将驱动方程代入特性方程得状态方程组:(3)由逻辑电路图得到电路输出方程如下:

(4)列电路状态转换表如下(令电路初态为000):Y00000100010100010011001110001001010101110011000011110001

(5)画电路状态转换图如下:

(6)画电路时序图如下:功能描述:由上述图表分析可知,此电路为一个具有自启动能力的同步七进制加法计数器。【解毕】0000010100111001011101

【例2】分析图2所示的同步时序电路。解:(1)由逻辑电路图得各触发器驱动方程:(2)将各触发器驱动方程代入其特性方程得状态方程组如下:

(2)将各触发器驱动方程代入其特性方程得状态方程组如下:(3)由逻辑电路图得到电路输出方程如下:(4)列电路状态转换表如下(令电路初态为000):Z00000100010100010101010101100111100110100110000001111111

(5)画电路状态转换图如下:功能描述:由上述图表分析可知,此电路为一个无自启动能力的同步模七计数器。【解毕】(6)时序图略。

1、异步时序逻辑电路的特点◆所有触发器的CP端并没有完全连接在一起;◆不是所有触发器状态的变化都与外接时钟脉冲同步;◆有时钟信号的触发器才需要用特性方程计算次态,而没有时钟信号的触发器将保持原来的状态不变。二、异步时序逻辑电路的分析

2、异步时序逻辑电路分析示例【例1】试分析如图1所示的异步时序电路的逻辑功能。其中输入端悬空当做“1”处理。解:(1)由逻辑电路图得到各触发器驱动方程如下:

解:(1)由逻辑电路图得到各触发器驱动方程如下:(2)将各触发器驱动方程代入其特性方程得状态方程组如下:(3)由逻辑电路图得到电路输出方程如下:?cp3?cp2?cp1?cp0各CPi=1表示有时钟下降沿到来,CPi=0表示无时钟下降沿到来。

(4)列电路状态转换表如下(令电路初态为0000):Q3Q2Q1Q0cp3(Q0)cp2(Q1)cp1(Q0)cp0Z000000000000100010001010110001100010010011

文档评论(0)

balala11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档