- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
数字电子技术与应用
1.1数字信号概述1.2数制与码制1.3编码1.4基本逻辑运算1.5逻辑代数的公式和规则数字逻辑基础
2.1半导体器件的开关特性2.2分立元件门电路2.3TTL集成门电路门电路
3.1组合逻辑电路的分析与设计方法3.2常用的组合逻辑电路3.3组合逻辑电路中的竞争冒险组合逻辑电路
触发器概述4.14.2RS触发器JK触发器4.34.4其他功能触发器触发器功能的转换4.5
时序逻辑电路时序逻辑电路的特点与分析方法5.15.2计数器分析计数器设计5.35.4寄存器和移位寄存器
脉冲产生与整形555定时器6.16.2施密特触发器单稳态触发器6.36.4多谐振荡器
半导体逻辑器和可编程逻辑器件只读存储器(ROM)7.1随机存储器(RAM)7.2可编程逻辑器件7.3
数模和模数转换D/A转换器8.18.2A/D转换器
时序逻辑电路时序逻辑电路的特点与分析方法5.15.2计数器分析计数器设计5.35.4寄存器和移位寄存器
内容提要5.1时序逻辑电路的特点与分析方法5.2计数器分析5.3计数器设计5.4寄存器和移位寄存器5.5总结与练习重点与难点1.时序逻辑电路的分析和设计方法2.计数器分析与设计3.寄存器分析与设计第五章时序逻辑电路
5.1时序逻辑电路的特点与分析方法一、什么是时序逻辑电路? 组合逻辑电路电路的输出只与当前的输入有关,而与以前的输入无关。结构:由门电路构成。时序逻辑电路电路在某一给定时刻的输出,不仅取决于该时刻电路的输入,还取决于前一时刻电路的状态。结构:组合电路+触发器。
5.1.1时序逻辑电路的特点1.结构特点输出信号方程:Z=F2(X,Qn)存储电路的驱动方程:Y=F1(X,Qn)状态方程:Qn+1=F3(Y,Qn)存储电路组合逻辑电路…………x1xnz1zmQ1QjY1Yk输入输出Q—存储器输出Y—存储器输入信号
时序电路的结构特点:1、时序电路由组合电路和存储电路组成,在有些情况下,可以没有组合电路,但存储电路必不可少。2、在存储电路的输入与输出之间存在反馈连接。电路的工作状态与时间因素相关,即时序电路的输出由电路的输入和原来的状态共同决定。
2.时序电路的分类没有统一的时钟脉冲信号,各触发器状态的变化不是同时发生,而是有先有后。按照触发器的动作特点同步时序逻辑电路异步时序逻辑电路所有触发器的状态变化都是在同一时钟信号作用下同时发生的。1JC11K1JC11K1JC11KFF1FF0FF2ZCPQ2Q1Q0CP1JC11K1JC11K1JC11KFF1FF0FF2ZQ2Q1Q0输出状态仅与存储电路的状态Q有关,而与输入X无直接关系。或者没有单独的输出。按照输出信号的特点米里(Mealy)型摩尔(Moore)型输出状态不仅与存储电路的状态Q有关,而且与外部输入X也有关。
输出方程驱动方程状态方程逻辑方程状态图时序图状态表卡诺图3、时序逻辑功能的描述方法
1.写方程式根据给定的电路,写出它的输出方程和驱动方程,并求
状态方程。(1)输出方程。时序逻辑电路的输出逻辑表达式,它通常为现态和输入变量的函数。(2)驱动方程。各触发器输入端的逻辑表达式。(3)状态方程。将驱动方程代入相应触发器的特性方程中,便得到该触发器的状态方程。时序逻辑电路的状态方程由各触发器次态的逻辑表达式组成。6.2.1同步时序逻辑电路的分析步骤一、基本分析步骤
根据状态转换真值表来说明电路的逻辑功能。电路的时序图是在时钟脉冲CP作用下,各触发器输出状态相应变化的电压波形图,即工作波形图。它通常是根据时钟脉冲CP和状态转换真值表来绘制的。3.逻辑功能的说明4.画时序图将电路现态的各种取值组合代入状态方程和输出方程中进行计算,求出相应的次态和输出,从而列出状态转换真值表。如现态的起始值已给定,则从给定值开始计算。如没有给定,则可设定一个现态起始值依次进行计算。2.列状态转换真值表
C11J1KRC11J1KRC11J1KRFF0FF1FF2Q0Q1Q2Q2YCPRD1[例]试分析图示电路的逻辑功能,并画出状态转换图
和时序图。解:这是时钟CP下降沿触发的同步时序逻辑电路,CPC1C1C1分析时不必考虑时钟信号。RDRRR电路工作前加负脉冲清零;工作时应置RD=1。分析如下:分析举例二、分析举例
C11J1KRC11J1KRC11J1KRFF0FF1FF2Q0Q1Q2Q2YCPRD1Q2nY=Q2nQ0n1J1KQ0nQ2n1J
您可能关注的文档
最近下载
- 西门子PLC通讯.ppt VIP
- 在线网课学习课堂《研究生学术规范与学术诚信》单元测试考核答案.docx VIP
- 风力发电机组防腐规范.pdf VIP
- 卧式车床使用说明书.doc VIP
- 2025年八项规定精神纠正“四风”应知应会知识问答试题及答案详解(历年真题).docx VIP
- 广西桂林2021年中考语文现代文阅读真题.docx VIP
- 2018年10月注册土木工程师(水利水电工程)《专业知识考试(上)》真题及详解.doc VIP
- 疫苗采购管理制度.docx VIP
- 国家中医药管理局《中医药事业发展“十五五 ”规划》全文.docx
- 苏G02-2019 房屋建筑工程抗震构造设计.pdf VIP
文档评论(0)