- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
第5章门电路与可编
程逻辑器件
概述
逻辑门电路
可编程逻辑器件
CPLD/FPGA的基本结构
VHDL描述逻辑门电路
本章小结
一、门电路的作用和常用类型
按逻辑功能不同分指用以实现基本逻辑关系
门电路(GateCircuit)
与门或门非门异和或门与非门或非门与或非门
常用复合逻辑关系的电子电路。
按电路结构不同分是构成数字电路的基本单元之一
TTL集成门电路CMOS集成门电路
输入端和输出端都用用互补对称MOS
三极管的逻辑门电路。管构成的逻辑门电路。
CTMTLOS即即TrCaonmsisptloerm-TernatnarsiystMoretLaol-gOicxide-Semiconductor
按功能特点不同分
普通门输出CMOS
三态门
(推拉式输出)开路门传输门
二、高电平和低电平的含义
高电平和低电平为某规定范围的电位值,而非一固定值。
1高电平0高电平
高电平信号是多大的信号?低电
平信号又是多大的信号?
由门电路种类等决定
低电平0低电平1
正逻辑体制负逻辑体制
三、可编程逻辑器件
l自20世纪60年代以来,数字集成电路已经历了从SSI、MSI、LSI到
VLSI的发展过程。数字集成电路按照芯片设计方法的不同大致可以
分为三类:
1.通用型中、小规模集成电路;
2.用软件组态的大规模、超大规模集成电路,如微处理器、单片机等
;
3.专用集成电路ASIC。
l为用户需要而设计的LSI或VLSI电路。可以通过VHDL硬件描述语言
和专门的开发平台,将LSI或VLSI电路下载写入到PLD可编程逻辑器
件上,构成单片数字集成系统或专用数字集成电路ASIC。能完成这
种功能的器件就是PLD可编程逻辑器件。
5.2.1TTL门电路的工作原理
一、典型TTL与非门电路(CT54/74S系列为例)
输出级由
输入级主要由中多间发级射起极倒管相V放1大和作基用极,
VCC除、外、,采
电阻组成,用以实现+5输V入变V量3V4V、4、
R1V2集R4电极C2和发射极AB
RR2用了抗、饱和和三极
1的与运算。E50同时输出两个逻R辑4电R平5V5
2.8kC9002管,用以提高门
相反的信号,分别组驱成动。V其和中
V~V为输入钳位二极管,用以3
B1C2D1DV33。电路工作和速度构。成
抑制输入端出V现5的负极性干扰。V正3常V信4号
RB、RCV和4不V6复会构合成工管有作,源于与饱
输入时,V泄~V放电不路工,作用,以当减输小入的管负开极
D1D3V4和状
文档评论(0)