- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
第三章内部存储器
27五月20252目录3.1存储器概述 (理解)3.2SRAM存储器 (理解)3.3DRAM存储器 (掌握)3.4只读存储器和闪速存储器 (了解)3.5并行存储器 (理解)3.6Cache存储器 (掌握)
3.1存储器概述27五月20253存储器分类01存储器的分级结构02存储器的技术指标03
3.1.1存储器分类(1/3)27五月20254系统主存、Cache软盘硬盘磁带光盘半导体存储器磁带磁盘存储器随机存储器:存取时间和存储单元的物理位置无关;顺序存储器:存取时间和存储单元的物理位置有关;半顺序存储器:存取时间部分地依赖于存储单元的物理位置;按存取方式分按存储介质分半导体存储器:用半导体器件(MOS管)组成的存储器;磁表面存储器:用磁性材料(磁化作用)做成的存储器;光盘存储器:用光介质(光学性质)构成的存储器;
3.1.1存储器分类(2/3)27五月20255半导体存储器半导体存储器磁盘光盘只读存储器(ROM)只能读出而不能写入的半导体存储器;随机读写存储器(RAM):既能读出又能写入的半导体存储器;按存储内容可变性分易失性存储器断电后信息即消失的存储器;非易失性存储器断电后仍能保存信息的存储器;按信息易失性分
3.1.1存储器分类(3/3)27五月20256按在计算机系统中的作用分主存储器能够被CPU直接访问,速度较快,用于保存系统当前运行所需的所有程序和数据;辅助存储器不能被CPU直接访问,速度较慢,用于保存系统中所有的程序和数据;高速缓冲存储器(Cache)能够被CPU直接访问,速度快,用于保存系统当前运行中频繁使用的程序和数据;控制存储器CPU内部的存储器。半导体存储器磁盘、光盘存储器半导体存储器半导体存储器
3.1.2存储器的分级结构动画演示:27五月20257存储器的分级结构.swf系统对存储器的要求:大容量、高速度、低成本
主存-辅存层次3.1.2存储器的分级结构(1/2)三级存储系统结构(主板上的存储系统结构)01CPU在CPU看来,容量相当于辅存容量,速度相当于Cache速度。02缓存缓存-主存层次提高了
存储系统的速度03主存缓存-主存层次04辅存该层次降低了存储系统的成本,
扩大了存储系统的容量
27五月202593.1.3主存储器的技术指标——存储容量存储容量:指存储器能存放二进制代码的总数。存储容量=存储单元个数×存储字长用a×b表示存储容量=存储单元个数×存储字长/8单位为B(字节)要求:
已知存储容量,能计算出该存储器的地址线和数据线的根数。例如某机存储容量为2K×16,则该系统所需的地址线为根,数据线位数为根。1116
3.1.3主存储器的技术指标——存储速度01从启动一次访问操作到完成该操作为止所经历的时间;以ns为单位,存取时间又分读出时间、写入时间两种。存取时间(访问时间)02存储器连续启动两次独立的访问操作所需的最小间隔时间。以ns为单位,存取周期=存取时间+复原时间。存取周期03每秒从存储器进出信息的最大数量;单位为位/秒或者字节/秒。存储器带宽
求存储器带宽的例子27五月202511设某存储系统的存取周期为500ns,每个存取周期可访问16位,则该存储器的带宽是多少?存储带宽=每周期的信息量/周期时长=16位/(500╳10-9)秒=3.2╳107位/秒=32╳106位/秒=32M位/秒
3.2SRAM存储器27五月202512主存储器的构成基本的静态存储元阵列基本的SRAM逻辑结构读/写周期波形图
3.2.0主存储器的基本结构27五月202513存储体读写电路MDR数据总线驱动器译码器MAR地址总线???????????????控制电路读写
主存和CPU的联系27五月202514MDRMARCPU主存地址总线数据总线读写
3.2.0主存储器的构成27五月202515静态RAM(SRAM)由MOS电路构成的双稳触发器保存二进制信息;优点:访问速度快,只要不掉电可以永久保存信息;缺点:集成度低,功耗大,价格高;动态RAM(DRAM)由MOS电路中的栅极电容保存二进制信息;优点:集成度高,功耗约为SRAM的1/6,价格低;缺点:访问速度慢,电容的放电作用会使信息丢失,要长期保存数据必须定期刷新存储单元;主要用于构成Cache主要用于构成系统主存
3.2.1基本的静态存储元阵列27五月202516基本存储元6个MOS管形成一位存储元;64×4位的SRAM结构图存储体排列成存储元阵列;芯片封装后,3种外部信号线地址线:2n个单元,对应
文档评论(0)