《电工电子技术》-课件第10章.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

噪声容限电压是用来说明门电路抗干扰能力的参数,其值大,则抗干扰能力强。(6)扇出系数NO。扇出系数是指输出端的一个与非门最多能驱动同类与非门的个数,它表示逻辑门电路的带负载能力。输出特性是确定扇出系数的依据。如果输出端的最大额定灌电流为、输入短路电流为,那么其中为输出电压不大于0.35V时输出端允许的最大灌电流;为输入短路电流。对一般TTL“与非”门,NO的典型值为8~10。(7)输入漏电流。输入漏电流也称为输入高电平电流。当与非门的某一个输入端为高电平,而其余输入端接地时,流入该高电平输入端的电流,称为输入漏电流。的典型值为10mA,最大不能超过70mA。输入短路电流和输入漏电流是估算前级驱动门带负载能力的(8)输入短路电流。当输入端短路,即时的输入电流,称为输入短路电流。对应于如图10.30所示电路,mA≈-1.5mAIIS的典型值为1.5mA左右,最大不能超过2.2mA。(9)电源电流。TTL与非门的电源电流包括导通电源电流ICCL和截止电源电流ICCH。导通电源电流ICCL是指与非门空载,输入端全部接高电平,与非门处于导通状态时电源提供的电流;截止电源电流ICCH是指与非门空载,输入端接低电平,输出端开路时电源提供的电流。(10)平均传输延迟时间。如果在与非门的输入端加一个脉冲电压,那么会在一定的时间之后输出端才有输出信号,这个时间称为延迟时间。如图10.36所示,从输入脉冲上升沿的50%处到输出脉冲下降沿的50%处的时间称为上升延迟时间tpd1;从输入脉冲下降沿的50%处到输出脉冲上升沿的50%处的时间称为下降延迟时间tpd2。二者的平均值称为平均延迟时间tpd。图10.36考虑延迟时间的输入、输出电压波形10.5.5TTL逻辑门使用中的注意事件1.电源和接地TTL电路的电源电压变化范围应控制在UCC(5V)的10%以内,电源电压升高会导致门电路输出高电平UOH升高,使负载加重、功耗增大;电源电压降低会使UOH减小,高电平噪声容限减小。电源与“地”引线一定不能接反,输出端不允许电源或“地”短路,否则会因电流过大而损坏器件。为了消除动态尖峰电流,一般在电源和“地”之间接入滤波电容。2.多余输入端的处理在集成门电路的使用过程中,经常会有用不到的多余输入端。(1)TTL与门、与非门电路的多余输入端可以悬空处理。从理论上分析相当于接高电平,但这样容易使电路受到外界干扰而产生误动作,所以对这类电路的多余输入端常常接正电源或固定高电平。也可以与使用端并联。(2)TTL或门、或非门电路的多余输入端不能悬空,应采取直接接地的方式,以保证电路逻辑工作的正确性。也可以与使用端并联。门电路多余输入端的处理方法如图10.37所示。(a)(b)(c)(d)图10.37门电路多余输入端的处理方法3.电路外引线端的连接(1)各输入端不能直接与高于5.5V或低于0.5V的低内阻电源连接,否则会因电流过大烧毁电路。(2)输出端应通过电阻与低内阻电源连接。(3)输出端接有较大容性负载时,应串入电阻,防止电路在接通瞬间电流过大损坏电路。【例10.25】分析图10.38中与非门的作用。图10.38与非门的控制作用图解:与非门除了逻辑运算,还可以用于许多简单的控制电路中。图10.38是与非门用于控制一路信号能否通过逻辑门的电路图,与非门的一个输入端接欲通过的信号,另外一个输入端接控制信号。当控制信号等于低电平时,与非门被封锁,就是说,与非门将输出高电平,使传输信号不能通过;当控制信号等于高电平时,与非门解除封锁,信号可以反相的形成通过与非门。此外,与门也有类似的控制作用。常用的TTL集成逻辑门有:74LS00——四-2输入与非门,74LS04——6反相器,74LS20——二-4输入与非门,74LS08——四-2输入与门,74LS02——四-2输入或非门和74LS86——异或门等,如图10.39所示。图10.3974系列集成门电路实物图4.TTL与非门举例——74LS0074LS00是一种典型的TTL与非门器件,内部含有4个2输入端与非门,共有14个引脚,引脚排列图如图10.40所示。图10.4074LS00引脚排列图TTL集成逻辑门电路是以晶体三极管为基础的,所以是双极型电路。此外,还有一种以场效应管为基础的单极型集成逻辑门电路,即MOS集成逻辑门电路。10.6.1

文档评论(0)

酱酱 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档