数字电子技术基础_华中科技大学中国大学mooc章节课后测试答案期末考试题库2024年.docxVIP

数字电子技术基础_华中科技大学中国大学mooc章节课后测试答案期末考试题库2024年.docx

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

数字电子技术基础_华中科技大学中国大学mooc章节课后测试答案期末考试题库2024年

在A/D转换过程中,必然会出现量化误差。对吗?

答案:正确

所有A/D转换器中的量化方法都是一样的。对吗?

答案:错误

D/A转换器的转换速度通常可以用建立时间和转换速率这两个参数来描述。对吗?

答案:正确

D/A转换器的分辨率既可以用输入数字量的位数n来表示,也有可以用最小输出电压与最大输出电压的比值来表示。对吗?

答案:正确

倒T形电阻网络D/A转换器的转换精度优于权电流型D/A转换器。对吗?

答案:错误

将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为。

答案:取样

为了保证取样所得到的信号uO(t)能够保留原输入信号uI(t)所包含的全部信息,即能够从信号uO(t)中将原先被取样信号恢复出来,取样频率fs和输入模拟信号的最高频率fimax之间的关系是。

答案:fs??≥2?fimax

下面几种A/D转换器中,工作速度最高的是。

答案:并行比较型ADC

一个4位权电阻网络D/A转换器,最低位对应的电阻值为40千欧,则最高位对应的阻值为千欧。

答案:5

一个4位倒T型电阻网络D/A转换器中,电阻网络的电阻取值有________种。

答案:2

一个n位D/A转换器的分辨率可以表示为。

答案:n

利用施密特触发器对信号进行整形时,将保持源信号的周期不变。对吗?

答案:正确

施密特触发器的正向阈值电压一定大于负向阈值电压。对吗?

答案:正确

74LS121是可重复触发单稳态触发器。对吗?

答案:错误

或非门构成的单稳态触发器电路如下,该单稳态触发器是可重复触发单稳态触发器。【图片】

答案:错误

由施密特触发器构成的多谐振荡器,其振荡周期与因素相关

答案:与RC、正向阈值电压、负向阈值电压以及电源电压相关

一多谐振荡器电路如下,其振荡周期约为。【图片】

答案:1.4RC

一单稳态触发器消除噪声电路如下图,要求该单稳态触发器的暂稳态时间。【图片】

答案:大于噪声脉宽,且小于信号脉宽

集成单稳态触发器74LS121电路结构如下图,该触发器的输入端中个为正脉冲触发信号。【图片】

答案:B

集成单稳态触发器74LS121电路结构如下图,该触发器的输出【图片】端稳态为。【图片】

答案:1

或非门构成的单稳态触发器电路如下,该单稳态触发器的暂稳态维持时间为。【图片】

答案:0.7RC

或非门构成的单稳态触发器电路如下,该单稳态触发器的触发信号是。【图片】

答案:正脉冲

或非门构成的单稳态触发器电路如下,该单稳态触发器的稳态是。【图片】

答案:0

一旦断电,就会丢失所有的逻辑功能的高密度可编程逻辑器件是()。(填大写英文字母)

答案:FPGA##%_YZPRLFH_%##fpga

CPLD与FPGA所采用的编程技术不同,CPLD是基于SRAM的编程技术,而FPGA则是基于【图片】或快闪存储器的编程技术。

答案:错误

PROM和PAL一样,都是与阵列可编程,或阵列固定。

答案:错误

CPLD器件主要由可编程的逻辑块、输入/输出块和可编程的内部互连线资源三部分组成。

答案:正确

GAL器件具有输出逻辑宏单元,使用户能够按需要对输出进行组态。

答案:正确

GAL器件是用电可擦除工艺制造的,具有CMOS的低功耗特性。

答案:正确

现在的可编程逻辑器件都是基于【图片】技术制造的。

答案:错误

CPLD和FPGA实现逻辑函数的原理是相同的。

答案:错误

FPGA是一种可编程的大规模集成电路。

答案:正确

在系统可编程是指:对位于的可编程逻辑器件进行编程。

答案:用户电路板

以下可编程逻辑器件中,集成密度最高的是。

答案:FPGA

若某CPLD中的逻辑块有36个输入(不含全局时钟、全局使能控制等),16个宏单元。理论上,该逻辑块可以实现个逻辑函数,每个逻辑函数最多可有个变量。

答案:16,36

GAL的与阵列,或阵列。

答案:可编程,固定

PAL具有固定连接的阵列和可编程的阵列。

答案:或,与

FPGA是指。

答案:现场可编程门阵列

PLA是指。

答案:可编程逻辑阵列

在PLD器件的结构图中,在阵列的横线与竖线的交叉点上画“x”,表示横线与竖线是。

答案:编程连通的

用ROM可以实现各种组合逻辑函数。在设计实现时,只需列出真值表,逻辑函数的输入作为存储内容,输出作为地址,将内容按地址写入ROM即可。

答案:错误

一个16K×4的存储系统的起始地址为全0,其最高地址的十六进制地址码为3FFFH。

答案:正确

DRAM中存储的数据如果不进行周期性的刷新,其数据将会丢失;而SRAM中存储的数据无需刷新,只要电源不断电就可以永久保存。

答案:正确

同步RAM与异步RAM的主要差别在于前者的读写操作是在时

您可能关注的文档

文档评论(0)

大学文档 + 关注
实名认证
文档贡献者

大学教材网课参考答案文档

1亿VIP精品文档

相关文档