基于FPGA的数字日历设计.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

基于FPGA的数字日历设计

刘娟花?厉谨

西安工程大学电子信息学院

摘????要:

介绍了一种基于FPGA的数字日历设计方案,采用VHDL语言编程设计了一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。采用VHDL和原理图相结合的设计输入方式,在QuartusⅡ开发环境下完成设计、编译和仿真,并下载到FPGA芯片EP1C3T144-3上进行结果验证。结果表明:该设计方案切实可行,对FPGA的应用和数字日历的设计具有一定参考价值。

关键词:

数字日历;?VHDL;?FPGA;?QuartusⅡ;

作者简介:刘娟花(1977—),女,陕西蓝田人,硕士,讲师。主要研究方向为现代信号处理。

收稿日期:2013-10-09

基金:西安工程大学大学生创业创新项目(2012030427)

DesignofdigitalcalendarbasedonFPGA

LIUJuan-hua?LIJin

FacultyofElectronicInformation,XianPolytechnicUniversity;

Abstract:

AdesignschemeofdigitalcalendarbasedonFPGAisintroduced.VHDLprogramminglanguageisusedtodesignthedigitalcalendar,whichhasfunctionsofdisplayingtheyear,month,day,week,hour,minute,second,timeadjustmentandtheHourlychime.TheinputmethodoftheschemeisincombinationVHDLandblockdiagram.Thedesign,compilingandsimulationarecompletedunderQuartusⅡdevelopmentenvironment.ThedesignedfileisaccomplishedanddownloadedintoFPGAchipEP1C3T144-3toverifytheresults.Theexperimentresultsverifythatthedesignschemeisworkable,andcanprovidereferencesfortheapplicationofFPGAandthedesignofdigitalcalendar.

Keyword:

digitalcalendar;?VHDL;?FPGA;?QuartusⅡ;

0引言

电子技术的发展日新月异,其应用无处不在,它正在不断地改变着我们的生活,改变着我们的世界。在这信息化快速发展的年代,时间对人们来说是越来越宝贵,快节奏的生活往往致使人们忘记了时间,一旦遇到重要的事情而忘记了时间,这将会带来很大的损失。因此需要一个定时系统来提醒这些忙碌的人,数字日历的出现能够解决掉这个问题。虽然目前市场上有各式各样的数字日历,但多数只是针对时间显示,功能比较单一,实现方法上多基于单片机方案来实现,不能很好地满足人们日常生活需求。随着FPGA技术的发展,基于FPGA设计数字日历可以实现以软件方式设计硬件的目的,无需购买专用数字芯片,从而克服了传统利用多片数字集成电路设计数字日历存在焊接麻烦、调试繁琐、成本较高等问题。而且,基于FPGA的数字日历与传统系统相比,在设计灵活、开发速度、降低成本、计时精度、功能实现上都得到大幅度提升,能够更好地满足人们日常生活的需要。

本文介绍如何利用VHDL硬件描述语言设计一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。在QuartusⅡ开发环境下,采用自顶向下的设计方法,建立各个基本模块,再构建成一个完整的基于FPGA设计的数字日历的顶层模块,然后对其进行编译、仿真、引脚锁定,最终下载到可编程逻辑器件上进行结果验证。

1数字日历整体设计方案

基于FPGA的数字日历设计分为硬件设计和软件设计两大部分。其原理框图如图1所示。

整个数字日历由六个部分组成:显示控制部分,时分秒部分,年月日部分,定时与整点报时部分,星期部分,调整控制部分。秒、分、时分别由两个60进制的计数器和一个

文档评论(0)

Alfred + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档