计算机组成原理 第2版 课件 2-数据表示与运算.pptxVIP

计算机组成原理 第2版 课件 2-数据表示与运算.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

1*数据的表示:有符号整数—二进制、定点格式、补码,几种长度无符号整数—二进制、定点格式、无符号编码,几种长度实数—二进制、浮点格式、原码+移码,2种长度逻辑数—二进制、位向量格式、逻辑编码,长度同整数字符—二进制、定点格式、无符号编码,几种长度52111单精度及双精度浮点格式数符S阶E尾数M2381E=0、M=00机器零E=0、M≠0(-1)S×2-126×0.M非规格化数1≤E≤254(-1)S×2E-127×1.M规格化数E=255、M≠0NaN非数值E=255、M=0(-1)S×∞±无穷大例1:IA32计算机中,MEM按字节编址,数据在MEM中存放时,低位放在地址较小的单元中。若数据从2#单元起连续存放,画出下列语句的存放结果。chara=?A?;floatb=40;intc=-36;shortd=c,e=ad;41H42H20H00H00HDCHFFHFFHFFHDCHFFH20H00H234567891011121314MEM

2*数据的运算:数据运算部件—ALU(定点算术/逻辑/关系)、FPU(浮点算术)等结果暂存部件—GPRs、PSR等部件的连接—总线结构、点点结构

n位加法器RegARegBRegP控制门Cn-1控制逻辑计数器Cnt加法右移判断op(无符号乘法)Z时钟Clk*无符号乘法器的组成:寄存器为n位,Cnt初值为n,控制门输出0或RegA,加法器运算为加法判断加法(n位)移位bi-1=0P?i高n位=Pi-1高n位+0,P?i低位=Pi-1低位Pi=P?i带进位右移1位bi-1=1P?i高n位=Pi-1高n位+|A|,P?i低位=Pi-1低位*无符号乘法的实现方法:循环n次的判断-加法-移位操作3

RegB0=1?YRegP←(RegP)+(RegA)带进位的RegP、RegB同时右移1位Cnt←(Cnt)-1RegA←被乘数,RegB←乘数,op←无符号乘法RegP←0,Cnt←nRegP←(RegP)+0NCnt=0?N乘积在RegP及RegB中Y*无符号乘法器的控制流程:整数乘法4

5*原码整数乘法的实现方法:求部分积—循环n-1次的判断-加法-移位操作部分积扩展1位—n位加法时,增加1次判断-加法-移位操作整数乘法实现—n次循环,n位加法判断加法(n位)移位bi-1=0P?i高n位=Pi-1高n位+0,P?i低位=Pi-1低位Pi=P?i逻辑右移1位bi-1=1P?i高n位=Pi-1高n位+|A|,P?i低位=Pi-1低位判断加法(n-1位)移位bi-1=0P?i高n-1位=Pi-1高n-1位+0,P?i低位=Pi-1低位Pi=P?i带进位右移1位bi-1=1P?i高n-1位=Pi-1高n-1位+|A|,P?i低位=Pi-1低位*原码乘法器组成:基于无符号乘法器,增加触发器SP3

RegB0=1?YRegP←(RegP)+(RegA)RegP、RegB同时逻辑右移1位Cnt←(Cnt)-1RegA←被乘数,RegB←乘数,op←原码乘法RegP←0,Cnt←n,SP←RegAn-1?RegBn-1RegP←(RegP)+0NCnt=0?NY判断加法移位RegAn-1←0,RegBn-1←0RegPn-1←SP求绝对值(n位)置符号位*原码整数乘法器的控制流程:整数乘法64

n位加法器RegARegBRegP控制门控制逻辑计数器Cnt加/减右移判断op(补码乘法)Z时钟ClkB附*补码乘法器组成:基于无符号乘法器,增加触发器B附控制门输出0或RegA或RegA,加法器运算为加/减57判断加法(n位)移位bi-1bi-2=00或11P?i高n位=Pi-1高n位+0,P?i低位=Pi-1低位Pi=P?i算术右移1位bi-1bi-2=01P?i高n位=Pi-1高n位+[A]补,P?i低位=Pi-1低位bi-1bi-2=10P?i高n位=Pi-1高n位+[-A]补,P?i低位=Pi-1低位*补码整数乘法的实现方法:循环n次的判断-加法-移位操作3

*补码乘法器的控制流程:整数乘法RegB0及B附01RegP←(RegP)+(RegA)RegP、RegB、B附同时算术右移1位Cnt←(Cnt)-1RegA←被乘数,RegB←乘数,op←补码乘法RegP←0,Cnt←n,B附=0RegP←(RegP)-(RegA)10Cnt=0?N乘积在

文档评论(0)

lai + 关注
实名认证
文档贡献者

精品资料

版权声明书
用户编号:7040145050000060

1亿VIP精品文档

相关文档