《CPLD、FPGA技术应用》项目1 3-8线译码器设计.pptVIP

《CPLD、FPGA技术应用》项目1 3-8线译码器设计.ppt

  1. 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
  2. 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  3. 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

项目实施二、创建和导入原理图代码3、在图1.15所示对话框中选中“DesignFiles”→“BlockDiagram/SchematicFile”,然后单击【OK】按钮完成新建原理图文件,进入如图1.16所示的“原理图编辑”窗口。项目实施二、创建和导入原理图代码3、在图1.16所示的原理图编辑区空白处双击,弹出如图1.17所示的“调入原理图”对话框窗口,在Libraries栏选中“Project”→“decode_3_8”,单击【OK】按钮,将“decode_3_8”原理图导入原理图文件。项目实施二、创建和导入原理图代码3、导入原理图后的效果如图1.18所示。该原理图可

文档评论(0)

扬州牧 + 关注
实名认证
文档贡献者

资料收集自互联网,若有侵权请联系删除,谢谢~

版权声明书
用户编号:8036120077000004

1亿VIP精品文档

相关文档