集成电路发展与EDA技术应用概述.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

我能记住的大概考过的内容~

填空:

大约每18个月的功耗下降一倍而集成度提高一倍,数字器件经历了从SSI,MSI,

LSI,VLSI,直到现在的Soc。

所谓的EDA技术指的是以计算机为开发平台,以EDA软件工具为开发环境,以PLD或者ASIC

为目标器件设计实现电路系统的一门技术。(必考)

EDA技术包括电子电路设计的各个领域,即低频电路到高频电路,线性电路到非线性,从模

拟电路到数字电路,从PCB设计到FPGA开发等。

QuartusII能实现设计输入,逻辑综合,模拟仿真,适配这几个功能。

Verilog程序的基本结构(基本语句)

模块;端口定义,信号类型定义;逻辑功能描述

简答:

简述基于FPGA/CPLD的数字系统设计流程

设计输入:设计以开发软件的要求表达出来,如文本输入,原理图输入;

综合:将较次的设计描述自动转化为低级的设计描述;

布局布线:将综合生成的电路逻辑网表映射到具体的目标器件中实现,并产生最终可

文件的过程;

仿真:对设计电路的功能验证;

编程配置:将适配后的编程文件装入到PLD器件的过程;

大题:

程序一:(类似的,不一定完全一样)

modulenon_block(c,b,a,clk)

inputclk,a;outputregc,b;

always@(posedgeclk)

beginb=a;

c=b;

end

endmodule

程序二:

modulenon_block(c,b,a,clk)

inputclk,a;outputregc,b;

always@(posedgeclk)

beginb=a;

c=b;end

endmodule

给出clk,a,b的波形图,要求画出两个程序分别的c信号的仿真波形,并解释为什么是这

样的

从图中可以看出,对于程序一是非阻塞语句赋值c总是于b一个时间周期,而对于程序

我能记住的大概考过的内容~

填空:

大约每18个月的功耗下降一倍而集成度提高一倍,数字器件经历了从SSI、

MSI、LSI、VLSI,直到现在的Soc。

所谓的EDA技术是指以计算机为开发平台、以EDA软件工具为开发环境、以PLD或ASIC

为目标器件设计实现电路系统的一门技术。(必考)

EDA技术包括电子电路设计的各个领域,即低频电路到高频电路、线性电路到非线性、从

模模拟电路到数字电路、从PCB设计到FPGA开发等。

QuartusII能够实现设计输入、逻辑综合、模拟仿真、硬件这几个功能。

Verilog程序的基本结构(Basicstatements)

模块;端口定义,信号类型定义;逻辑功能描述

简答:

件的数字系统设计流程

简述基于现场可编程门阵列/可编程逻辑器

设计输入:设计以开发软件的要求表达出来,如文本输入、原理图输入;综合:将较

次的设计描述自动转化为低级的设计描述;布局布线:将综合生成的电路逻辑网表映

射到具体的目标器件中实现,并产生最终可文件的过程;仿真:对设计电路的功能验

证;编程配置:将设备后的编程文件到PLD器件的过程中;

大题:

_

程序一:(完全类似的,不一定一样)modulenonblock(c,b,a,clk)inputclk,a;outputreg

c,b;总是@(posegeclk)开始b=a;c=b;endendmodule程序二:modulenon_

block(c,b,a,

文档评论(0)

136****1820 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档