基于Cadence Virtuoso 设计平台的单片射频收发集成电路的设计过程.pdf

基于Cadence Virtuoso 设计平台的单片射频收发集成电路的设计过程.pdf

  1. 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
  2. 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  3. 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

基基于于CadenceVirtuoso设设计计平平台台的的单单片片射射频频收收发发集集成成电电路路的的

设设计计过过程程

在当前通信市场的带动下,通信技飞速向前发展,手持无线通信终端成为其中的热门应用之一。因此,单片

集成的射频收发系统正受到越来越广泛的关注。典型的射频收发系统包括低噪声放大器(LNA)、混频器(Mixer)、

滤波器、可变增益放大器,以及提供本振所需的频率综合器等单元模块,如图1所示。对于工作在射频环境的电

路系统,如2.4G或5G的WLAN应用,系统中要包含射频前端的小信号噪声敏感电路、对基带低频大信号有高

线性度要求的模块、发射端

文档评论(0)

wszwtlg202 + 关注
实名认证
内容提供者

一页纸且

1亿VIP精品文档

相关文档