- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
第1页,共34页,星期日,2025年,2月5日一、同步时序逻辑电路设计二、异步时序逻辑电路设计三、集成计数器四、顺序脉冲发生器主要内容:结束放映第2页,共34页,星期日,2025年,2月5日分析复习分析下图所示的时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出函数,,画出电路的状态表和转移图,并说明电路能否自启动。第3页,共34页,星期日,2025年,2月5日引例1设计一个按自然态序变化的7进制同步加法计数器,计数规则为逢七进一,产生一个进位输出。状态化简2状态分配3已经最简。已是二进制状态。建立原始状态图第4页,共34页,星期日,2025年,2月5日4选触发器,求时钟、输出、状态、驱动方程因需用3位二进制代码,选用3个CLK下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。由于要求采用同步方案,故时钟方程为:输出函数Y:第5页,共34页,星期日,2025年,2月5日状态方程不化简,以便使之与JK触发器的特性方程的形式一致。第6页,共34页,星期日,2025年,2月5日比较,得驱动方程:电路图5第7页,共34页,星期日,2025年,2月5日检查电路能否自启动6将无效状态111代入状态方程计算:可见111的次态为有效状态000,电路能够自启动。第8页,共34页,星期日,2025年,2月5日设计要求原始状态图最简状态图画电路图检查电路能否自启动1246一、同步时序逻辑电路的设计设计步骤:选触发器,求时钟、输出、状态、驱动方程5状态分配3化简第9页,共34页,星期日,2025年,2月5日设计一个串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。例如:输入X 101100111011110输入Y 000000001000110例1建立原始状态图S0S1S2S3设电路开始处于初始状态为S0。第一次输入1时,由状态S0转入状态S1,并输出0;1/0X/Y若继续输入1,由状态S1转入状态S2,并输出0;1/0如果仍接着输入1,由状态S2转入状态S3,并输出1;1/1此后若继续输入1,电路仍停留在状态S3,并输出1。1/1电路无论处在什么状态,只要输入0,都应回到初始状态,并输出0,以便重新计数。0/00/00/00/0第10页,共34页,星期日,2025年,2月5日原始状态图中,凡是在输入相同时,输出相同、要转换到的次态也相同的状态,称为等价状态。状态化简就是将多个等价状态合并成一个状态,把多余的状态都去掉,从而得到最简的状态图。状态化简2状态分配3所得原始状态图中,状态S2和S3等价。因为它们在输入为1时输出都为1,且都转换到次态S3;在输入为0时输出都为0,且都转换到次态S0。所以它们可以合并为一个状态,合并后的状态用S2表示。S0=00S1=01S2=10第11页,共34页,星期日,2025年,2月5日4选触发器,求时钟、输出、状态、驱动方程选用2个CLK下降沿触发的JK触发器,分别用FF0、FF1表示。采用同步方案,即取:输出函数状态方程第12页,共34页,星期日,2025年,2月5日比较,得驱动方程:电路图5检查电路能否自启动6将无效状态11代入输出函数和状态方程计算:电路能够自启动。第13页,共34页,星期日,2025年,2月5日例设计一个异步时序电路,要求如右图所示状态图。4选触发器,求时钟、输出、状态、驱动方程选用3个CLK上升沿触发的D触发器,分别用FF0、FF1、FF2表示。输出函数二、异步时序逻辑电路的设计异步时序逻辑电路的设计过程与同步时序逻辑电路的设计过程基本相同。惟一不同的是,在设计异步时序逻辑电路时,要为各个触发器选择时钟脉冲信号。第14页,共34页,星期日,2025年,2月5日次态卡诺图时钟方程:FF0每输入一个CLK翻转一次,只能选CLK。选择时钟脉冲的一个基本原则:在满足翻转要求的条件下,触发沿越少越好。FF1在t2、t4时刻翻转,可选Q’0。FF2在t4、t6时刻翻转,可选Q’0。第15页,共34页,星期日,2025年,2月5日第16页,共34页,星期日,2025年,2月5日电路图5检查电路能否自启动6将无效状态110、111代入输出函数和
原创力文档


文档评论(0)