第12章电视原理与接收技术.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

12.3.3开发平台和软件包5518可分级开发平台包括一块可分级评估板和一套完整的驱动软件,平台支持各种信道的解调解码电路,如STV0399QPSK解调解码电路、STV0297QAM解调解码电路和STV0360COFDM解调解码电路。平台提供一个连接到硬盘驱动器的接口、一个“Overdrive”接口允许连接到一个外部的ST40微处理器板以实现双处理器系统。图12-17是平台的软件结构示意图,平台提供ST20软件工具包、免费提供ST-Lite实时操作系统和一组ST应用编程接口驱动代码STAPI。ST公司开发的STAPI应用编程接口是用户建立各种应用的稳定基础,STAPI对将来的ST公司的芯片继续有效,用户编写的应用程序具有到下一代芯片的可移植性。适配层可适配流行的中间件如MediaHighway、OpenTV、Liberate等。这样结构的软件系统可以减少产品的设计时间和难度。第93页,共153页,星期日,2025年,2月5日图12-17OMEGA软件结构电子节目指南电子邮件浏览器适配层OS20RTOSSTAPI驱动硬件中间件(MediaHighway,OpenTV,Liberate)其他应用其他驱动ST公司提供第94页,共153页,星期日,2025年,2月5日12.4其他单片解决方案12.4.1SC2005简介12.4.2MB87L2250简介12.4.3PNX831X简介12.4.4国产芯片第95页,共153页,星期日,2025年,2月5日12.4.1SC2005简介LSILogic公司的SC2005主要包括CPU子系统、解复用子系统、信源解码子系统、混合和编码子系统、接口子系统和NDS的条件接收模块6部分。图12-18是SC2005组成方框图。1.CPU子系统SC2005集成了LSILogic公司高性能的108MHz、32位RISC(ReducedInstructionSetComputer精简指令集计算机)MIPS(MicroprocessorwithoutInterlockedPipelineStages没有互锁流水线阶段的微处理器,一种CPU结构体系)微处理器核心,支持32位和16位指令,MIPS精简指令集除了与已经存在的32位二进制代码完全兼容外,还提供高达40%代码大小的精简比率。频繁出现的指令被编码进入16位指令域,以减少机顶盒中所需要的Flash容量的大小。第96页,共153页,星期日,2025年,2月5日图12-18SC2005组成方框图智能卡SDRAMIEEE1284ModemUARTGPIOPAL/N/S编码红外I/O图文电视屏幕2维图形视频混合MPEG2解码通用DMA解复用RISCCPUSHI音频DACNDS条件接收第97页,共153页,星期日,2025年,2月5日2.解复用子系统SC2005芯片内的解复用器包括传送流解复用器和节目流解复用器。前者用来将多套节目分解成只含有一套节目的节目流,后者用来将节目流分解成只含有音、视频和传输数据的基本码流。解复用器由信道接口、信道FIFO、PID处理器、PID后处理器、内部音视频接口和节目时钟提取电路等组成。信道接口提供自动传送包同步字节检测,实现具有可编程延迟时间的滞后机构。一旦建立同步,信道接口就通过信道FIFO将完整的TS包传送到PID处理器。信道接口还检查传输包的完整性,指示传输错误等。第98页,共153页,星期日,2025年,2月5日PID处理器内包含32个寄存器和1个有32个入口的PID表,入口0~29定义了通用PID表寄存器,入口30和31指示音频、视频PES包PID。PID处理器还包含PID滤波器和解扰器。PID处理器将每个传输包中的PID值与编程在PID表中的PID值进行比较,得到所选节目的音、视频PES,将音、视频码流分解出来。解扰器用来对按DVB标准加扰的TS包、PES包和传输数据进行解扰。DVB解扰器将解扰的TS包送到PID后处理器。在那里进行TS包头滤波、PES包头滤波、数据滤波和ECM滤波等处理。音视频接口在传输流解复用器和信源解码器之间提供了一个内部接口。第99页,共153页,星期日,2025年,2月5日3.信源解码子系统SC2005芯片内的信源解码器包括I总线接口、DMA控制器、解码器接口、音频解码器、视频解码器和音频D/A转换器等电路。I总线接口为CPU访问其他子系统中的寄存器提供接口。DMA控制器用DMA方式在视频解码器和S

您可能关注的文档

文档评论(0)

xiaozhuo2022 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档