miniLVDS简介中文版优质精品文档.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

摘要

在平板显示领域,尤其对于液晶显示面板,分辨率越来越高的这种趋势正一步一步将常规接口对显示面板的驱动能力推向极限。现代技术水平的显示器,其总带宽要求已经在5Gbps的范围内,而且还会增加。这就必需要时序控制器和显示驱动器之间有大量的连接,这也成为显示器面积进一步减小的瓶颈。由于这种大量的互连还会带来电磁干扰,这也是一个问题。传统的并行CMOS接口,虽然在过去的低分辨率显示时代表现良好,却再也不适用于如今的显示器。

Mini-LVDS是一种高速串行接口,应运而生。本SPEC就是来说明该接口的电气特性与逻辑特性。Mini-LVDS产生很低的电磁干扰(EMS),为显示驱动提供很高的带宽,这尤其适合用于TFTLCD列驱动器。

TFT液晶面板就是像素的二维点阵,n行×m列。每个像素又包含三个子像素(RBG),在同一行紧密相连。面板的像素采用有源矩阵寻址方案写入的,即通过列驱动器将整行像素同时更新,从第一行到最后一行顺序更新,如此反复。时序控制器必须在一个行周期(~10us)内为一整行像素寻找视频数据源。此视频数据包含了这三个子像素的强度信息(6bit或8bit)。

时序控制器从图形控制器那里获得视频数据。输入的视频数据已将控制信号格式化为规定的视频帧信号和行信号。时序控制器从中提取视频数据并将其重新分配到列驱动器,同时向行驱动器发出控制信号对TFT矩阵进行寻址。

概览

Mini-LVDS是连接时序控制器与列驱动器的接口,见图1。在后续的章节中会具体描述。

注意此标准并不涉及时序控制器与行驱动器间交换的信号,或列驱动器间交换的信号(如列驱动器要进入掉电模式可能会用到)。

概述

Mini-LVDS接口是单向性的,数据只能从时序控制芯片传到列驱动器。从拓扑结构上看,它是双总线,每根总线分别携带着左半面板和右半面板的视频数据。相应总线分别表示为LLV和RLV.见图2.

从物理结构中看,在PCB板上每根总线包含很多对传输线,每一对传输线上携带着差分串行视频信号和控制信号。信号对的数量主要由列驱动器半导体技术所能支持的最大频率决定。组成xLV(x为R或L)的单独的信号对表示为xLVi,对一个有n+1个数据对的总线来说,i从0到n.xLVi的两根线是xLViP与xLViM,P与M表示线的正负。xLViP的电压高于xLViM的电压时就认为是xLVi为高电平(逻辑值为1).

xLV包含的各组信号对都伴随着一个时钟信号对,和数据信号一样是差分对。为了在不增加接受器复杂度的情况下降低EMI,在时钟信号的上升沿和下降沿都传输信号;也就是说,时钟频率是最大数据传输速率的一半。时钟信号对表示为xLVCLK(x为R或L),对应的两条线为xLVCLKP和xLVCLKM,见图3.

除了携带视频数据的差分信号对,构成mini-LVDS的还有两个信号,TP1与POL。这两种信号是由RLV与LLV共有的CMOS电平信号。TP1是本质上是一种行分隔符,由定时控制器生成以表示每行数据传输的结束。POL控制列驱动器输出的极性。

DC电气规格

传输线阻抗

Mini-LVDS的数据对都有两根传输线。实际在PCB板上,这些传输线是利用带状线或微带拓扑结构实现的。为了支持各种不同厚度的PCB材料,时序控制器中的mini-LVDS发射机建议要能够驱动阻抗从25Ω至75Ω的传输线。为保证信号质量,实际传输线的阻抗应在标称阻抗(ZO)的±5%以内。

终止

每一数据对都要以RT=2ZO终止。见图4

mini-LVDS发射机输出电平

当正确终止时,驱动器输出会产生一个小摆幅的差分电压。该差分电压包含两个单端输出。Thesingle-endedoutputsalternatebetweensourcingandsinkingaconstantcurrent.差分电压是此恒定电流与截止电阻RT的乘积。为了使RT能在一个很宽的范围内变动(50Ω到150Ω),在发射机内调整输出电流就很方便,且有几种方法。

在允许的截止电阻范围及操作电压下,以下规格参数对时钟信号对(xLVCLK)和数据信号对(xLVi)都适用:

参数

最小正常最大

单位

|VOD|输出差分电压|VP–VN|

300600

mV

VCM输出不对称电压(VP+VN)/2

11.21.4

V

?VODVariationinVODbetween0and1

50

mV

?VCMVariationinVCMbetween0and1

50

mV

mini-LVDS接收机特

文档评论(0)

8d758 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档