冯博琴《微型计算机原理与接口技术》考研真题(存储器系统)试卷及答案.docxVIP

冯博琴《微型计算机原理与接口技术》考研真题(存储器系统)试卷及答案.docx

本文档由用户AI专业辅助创建,并经网站质量审核通过;此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

冯博琴《微型计算机原理与接口技术》考研真题(存储器系统)试卷及答案

考试时间:______分钟总分:______分姓名:______

一、选择题

1.下列关于SRAM和DRAM的说法中,正确的是()。

A.SRAM比DRAM速度慢,但容量更大

B.SRAM需要刷新,DRAM不需要

C.SRAM功耗比DRAM高,适用于缓存

D.DRAM比SRAM成本高,适用于主存

2.在直接映射方式的Cache中,若Cache共有128块,每个块可以存放16个字节,主存共有1024块,则主存地址需要()位来指定Cache块地址。

A.7

B.9

C.10

D.11

3.下列存储器中,属于易失性存储器的是()。

A.ROM

B.RAM

C.PROM

D.EPROM

4.在存储器系统中,Cache的作用是()。

A.容量最大的存储层

B.成本最低的存储层

C.提高主存访问速度

D.替代硬盘存储

5.若一个存储器芯片有10条地址线,8条数据线,则该芯片的存储容量是()。

A.256字节

B.1024字节

C.2048字节

D.4096字节

二、填空题

1.存储器按存取方式分类,可分为______存储器和______存储器。

2.Cache与主存之间的地址映像方式主要有______、______和______三种。

3.写入Cache的数据必须同时写入主存的是______写策略。

4.存储器扩展分为______扩展、______扩展和______扩展。

5.在双译码的存储器组织中,每个存储单元都由______个地址选择线选中。

三、简答题

1.简述DRAM需要刷新的原因。

2.比较SRAM和DRAM的主要区别。

3.简述Cache命中和Cache未命中的概念。

四、分析题

1.一个直接映射的Cache,其容量为32KB,每个块的大小为128B。当CPU访问主存地址为A0HFFFFH时,请计算:

(1)该地址在主存中的块号是多少?

(2)该地址在Cache中的块号是多少?

(3)若该块在Cache中命中,请写出Cache的地址格式(包括标记Tag、块内地址Index)。

2.某系统采用字位扩展方式扩展存储器。已有RAM芯片,每个芯片有4K字,每个字8位。现需要构成一个16K×16位的存储器系统,请问:

(1)需要多少个RAM芯片?

(2)简述字扩展和位扩展的基本原理。

五、计算题

已知一个Cache的命中率为90%,主存的访问时间为200ns,Cache的访问时间为50ns。求从主存中读取一个数据字的平均访问时间。

试卷答案

一、选择题

1.C

2.B

3.B

4.C

5.A

二、填空题

1.只读,随机存取

2.直接映射,全相联映射,组相联映射

3.写直通

4.位,字,字位

5.一

三、简答题

1.解析思路:DRAM的存储单元通常由电容和MOS管构成,电容用于存储电荷(代表数据),但电容会存在泄漏,导致存储的信息逐渐丢失。因此需要定期给电容补充电荷,即刷新操作,以维持存储内容。

2.解析思路:SRAM使用触发器作为存储单元,速度快、功耗低、无需刷新,但结构复杂、制造成本高、集成度低。DRAM使用电容和MOS管,速度慢、功耗相对高、需要刷新,但结构简单、制造成本低、集成度高。

3.解析思路:Cache命中是指CPU要访问的数据已在Cache中,可以直接从Cache中读取,速度较快。Cache未命中是指CPU要访问的数据不在Cache中,需要从主存中读取数据到Cache中,然后才能访问,速度较慢。

四、分析题

1.解析思路:

(1)计算块号:主存地址A0HFFFFH,去掉低8位(字节地址),剩下的是高位地址A0HFFFFH,将其转换为十进制:A0H=160,FFFFH=65535。块号=A0HFFFFH/块大小=(160*16^4+65535)/128=(6553600+65535)/128=717217/128=5591。转换为十六进制:5591=150D。所以块号是150DH。

(2)直接映射,块号就是Cache块号,所以Cache块号是150D。

(3)Cache地址格式:标记Tag=主存地址高位部分,块内地址Index=块号。主存地址A0HFFFFH,去

文档评论(0)

176****1855 + 关注
实名认证
文档贡献者

注册安全工程师持证人

铁路、地铁、高速公路、房建及风电等相关领域安全管理资料

领域认证该用户于2023年05月18日上传了注册安全工程师

1亿VIP精品文档

相关文档