《电工电子技术简明教程》_19.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

知识要点

一、组合逻辑电路的分析方法

当逻辑电路在任一时刻的输出状态仅取决于在该时刻的输入信号,而与电路原有的状态无关,就叫做组合逻辑电路。组合逻辑电路在结构上是由各种门电路组成的。

分析逻辑电路的目的,就是找出给定的逻辑电路的输入、输出变量之间的逻辑关系,写出逻辑表达式,分析电路所具有的逻辑功能。

1.组合逻辑电路的分析步骤

(1)根据已知的逻辑图写出逻辑表达式。一般从输入端开始,逐级写出各个逻辑门所对应的逻辑表达式,最后写出该电路的逻辑表达式。

(2)对写出的逻辑表达式进行化简。一般用公式法或卡诺图法进行化简。

(3)列出真值表,根据真值表就可以分析出电路的逻辑功能。

二、组合逻辑电路的设计方法

组合逻辑电路的设计就是根据实际工程对逻辑功能的要求设计出逻辑电路,要在满足逻辑功能的基础上,使设计出的电路达到最简,最后画出逻辑电路图。;

1.组合逻辑电路的设计步骤

设计一个组合逻辑电路,可以按照下列步骤进行:

(1)认真分析实际问题对电路逻辑功能的要求,确定变量,进行逻辑赋值。

(2)根据分析得到的逻辑功能列出真值表。需要指出,各变量状态的赋值不同,得到的真值表将不同。

(3)根据真值表写出相应的逻辑函数表达式,并用公式法或卡诺图法进行化简,最后转换成命题所要求的逻辑函数表达形式。

(4)根据最简逻辑函数表达式,画出相应的逻辑电路图。

三、编码器

随着电子技术的发展,集成逻辑电路已经取代了分立件逻辑电路。集成组合逻辑电路种类繁多,一些特殊的逻辑电路,也可以通过这些集成组合逻辑电路的扩展和组合来加以实现,根本不需要自己单独设计能够实现编码操作过程的器件被称为编码器。

编码器有二进制编码器、优先编码器和BCD码编码器等。

1.二进制编码器

二进制编码器是将2n个信号转换成n位二进制代码的电路。

如图19.4所示,是由与非门和非门组成的3位二进制编码器。;

示。;

由真值表可知,当I1—I7均为0时,输出就是对IO的编码,所以在电路中未画出IO端。该电路又称为八线——三线编码器。

2.优先编码器

二进制编码器要求输入信号必须是互相排斥的,既同时只能对一个输入信号进行编码。而在实际问题中,经常会遇到同时有多个输入信号的情况。例如火车站有特快、快速和普客三列旅客列车同时请求开车,而在同一时刻,车站只能允许一列列车开出。这类问题可由优先编码器来解决。优先编码器允许电路同时输入多个信号,而电路只对其中优先级别最高的信号进行编码。

3.BCD编码器

BCD编码器是对输入的十进制数0—9进行二进制编码。如图19.5所示,是集成8421BCD码编码器74LS147的逻辑图、外引线排列图和符号图。;

四、译码器

译码是编码的逆过程,也就是将二进制代码翻译成原来信号的过程,能完成这一任务的电路称为译码器。例如数控机床中的各种操作,如移位、进刀、转速选择等,都是以二进制代码的形式给出的。如规定“100”表示移位,

“011”表示进刀,“010”表示转速选择等等,都需要译码器将其代码转换为特定指令,指挥机床正确运行。

译码器可分为二进制译码器、BCD译码器和数码显示译码器三种。

1.二进制译码器

二进制译码器又称为变量译码器,是用于把二进制代码转换成相应输出信号的译码器。常见的有二输入—四输出译码器(简称2线-4线译码器)、3线-8线译码器、4线-16线译码器等。

74LS138是集成3线-8线译码器,其逻辑图如图19.6所示。;

该译码器共有三个输入端:A0、A1、A2,输入高电平有效;有八个输出端:Y(一)0—Y(一)7,输出低电平有效。三个使能端:SA、S(一)B、S(一)C,当SA=0或S(一)B+S(一)C=1时,译码器不工作,输出端全部为1;当SA=1且

S(一)B+S(一)C=0时,译码器工作。

2.BCD码译码器

BCD码译码器是能将BCD代码转换成一位十进制数的电路,常见的有

8421BCD码译码器、余3码译码器等。图19.7是8421BCD码译码器74LS42的逻辑图、外引线图和符号。

图19.7译码器74LS42

该译码器有四个输入端:A3、A2、A1、A0,按8421编码输入数据,高电平有效;有十个输出端:Y(一)0~Y(—)9,分别对应于十进制数:0~9,低电平有效。例如当:A3A2A1A0=0000时,输出端:Y(一)0=0,其余输出端均为1;当:A3A2A1A0=0001时,输出端:Y(一)1=0,其余输出端均为1。

表19.5是74LS42的真值表。由真值表可见,当A3A2A1A0输入为:10

文档评论(0)

乐毅淘文斋 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8121131046000040

1亿VIP精品文档

相关文档