大连理工大学《数字电子技术》2018-2019学年期末试卷.docxVIP

  • 1
  • 0
  • 约2.24千字
  • 约 7页
  • 2026-01-19 发布于江西
  • 举报

大连理工大学《数字电子技术》2018-2019学年期末试卷.docx

大连理工大学2018-2019学年第一学期

《数字电子技术》期末试题

适用班级:

注意事项:1.在试卷的标封处填写院(系)、专业、班级、姓名和准考证号。

2.考试时间共100分钟。

3.本试卷需A4演草纸(1)张。

题号

合计

合分人签字

分数

20

20

11

19

30

100

得分

得分

一、填空题。(本题共20个空,每空1分,共20分)

1.(25)10转换为二进制可得。

2.74HCT系列门电路的输入输出电压分别为:VIL(max)=0.8V,VIH(min)=2.0V,VoL(max)=0.1V,VoH(min)=4.9V,则其输入低电平噪声容限为。

3.三态门的三种输出状态分别为:、、。

4.锁存器是对脉冲敏感的存储电路,触发器是对脉冲敏感的存储电路。

5.ROM被称作存储器,ROM内所存数据断电后。

6.L=ACA+B利用反演定理得其非函数工为

7.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。

8.时序逻辑电路按时钟信号是否统一可分为和两大类。

9.555定时器的内部电路由、、分压器、放电三极管以及缓冲器构成。

10.CD4532是输出高电平有效的优先编码器,若输入端I1=I3=I5=1,使能EI=1,其余输入

11.TTL与非门多余的输入端应接。

12.时序逻辑电路的输出不仅和有关,而且还与有关。

13.将2003个“1”异或起来得到的结果是。

《数字电子技术》试卷 第1页共5页

得分

二、单项选择题。各小题给出的4个答案中,只有一个是正确的,请选择正确答案的标号。(本题共10个小题,每小题2分,共20分)

1.单稳态触发器的工作过程为:()

A.稳态→暂稳态→稳态 B.暂态→稳态→暂态

C.第一暂态→第二暂态 D.第一暂稳态→第二暂稳态

2、指出下列电路中能够把串行数据变成并行数据的电路应该是()。

A.JK触发器 B.移位寄存器 C.3/8线译码器 D.十进制计数器

3.存储容量为8K×8位的ROM存储器,其地址线为()条。

A.8 B.12 C.13 D.14

4.下列说法正确的是()

A.集电极开路的门称为OD门

B.多个OD门输出端连接,接上拉电阻,可以实现正逻辑的线与运算

C.利用三态门电路可实现双向传输

D.实现两个一位二进制数相加的电路叫全加器

5.引起组合逻辑电路中竟争与冒险的原因是()

A.逻辑关系错误B.干扰信号 C.电路延迟 D.电源不稳定

6.属于时序逻辑电路的是()

A.编码器 B.全加器 C.译码器 D.计数器

7.已知某电路的真值表如下,该电路的逻辑表达式为()。

A.Y=C B.Y=ABC C.Y=AB+C D.Y=BC+C

A

B

C

Y

A

B

C

Y

0

0

0

0

1

0

0

0

0

0

1

1

1

0

1

1

0

1

0

0

1

1

0

1

0

1

1

1

1

1

1

1

8.8线——3线优先编码器的输入为I?——I?,当优先级别最高的I?有效时,其输出Y2?Y1

A.000 B.111 C.010 D.101

9.试判断图示组合电路,在C=1时的逻辑功能为()

A.同或门

B.与门

C.与非门

D.或非门

《数字电子技术》试卷 第2页共5页

10.可以产生二分频的触发器是()

A.T’触发器 B.D触发器 C.JK触发器 D.SR触发器

得分

三、逻辑化简题(本题共2小题,共11分)

1.用代数法化简函数表达式:(5分)

2.用卡诺图化简函数表达式:(6分)

Y(A,B,C,D)=∑m(3,5,7,8,11,12,13,15)

四、画图题(本题共3小题,共19分)

1.试画出下列触发器的输出波形(设触发器的初态为0)。(5分)

《数字电子技术》试卷 第3页 共5页

2.应用74HC151实现逻辑函数L=ABC+ABC+AB,

3.图示为74LVC161十六进制加计数器,PE为低电平有效同步置数端,使用反馈置数法,将电路接成11进制加计数器,画出电

文档评论(0)

1亿VIP精品文档

相关文档