南开大学《计算机组成原理》2019-2020学年期末试卷.docxVIP

南开大学《计算机组成原理》2019-2020学年期末试卷.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

南开大学试卷

2019-2020学年第二学期期末考试《计算机组成原理》试卷(A卷)

学号

_

姓名

___

年级专业________________

题号

总分

得分

一、选择题(本大题共10小题,每小题2分,共20

分)

线

得分

1.计算机硬件能够直接执行的是。

Ⅰ.机器语言程序Ⅱ.汇编语言程序Ⅲ.硬件描述语言程序(如VHDL)

A.仅Ⅰ

B.仅Ⅰ、Ⅱ

C.仅Ⅰ、Ⅲ

D.Ⅰ、Ⅱ、Ⅲ

2.若x=102,y=-26,则下列表达式采用8位定点整数补码运算实现时,会产生溢出的是 。

A.x+y

B.-x+y

C.x-y

D.-x-y

3.下列有关浮点数加减运算的叙述中,正确的是。

Ⅰ.对阶操作不会引起阶码上溢或下溢

Ⅱ.右规和尾数舍入都可能引起阶码上溢

Ⅲ.左规时可能引起阶码下溢

Ⅳ.尾数溢出时结果不一定溢出

A.仅Ⅱ和ⅢB.仅Ⅰ、Ⅱ和ⅣC.仅Ⅰ、Ⅲ和ⅣD.Ⅰ、Ⅱ、Ⅲ和Ⅳ4.下列存储器中,在工作期间需要周期性刷新的是。

A.SRAMB.DDR

C.ROM

D.FLASH

5.主存有8个数据块(编号为B0-B7),cache有4行(编号为L0-L3),现采用2路组 相联地址映射方式,则B6数据块可映射到cache的第行。

A.L0和L1

B.L3和L4

C.L1、L2、L3和L4D.以上都不对

6.设某处理器具有四段指令流水线:IF(取指令)、ID(指令译码及取操作数)、 EXE(ALU执行)和WB(结果写回)。现处理器执行如下指令序列:

ADDR3,R2,R5 ;R3←R2+R5

SUBR4,R3,2 ;R4←R3-2

ADDR5,R2,R3 ;R5←R2+R3

流水线中有三类可能存在的数据相关:Ⅰ.写后读(RAW)相关;Ⅱ.读后写

1

《计算机组成原理》试卷考试时间:2015年7月2日9:00-11:00

(WAR)相关;Ⅲ.写后写(WAW)相关。上述3条指令间存在数据相关。

A.只有Ⅰ

B.只有Ⅱ

C.只有Ⅰ和Ⅱ

D.Ⅰ、Ⅱ、Ⅲ

7.下面有关总线的叙述,不正确的是。

A.同步定时适用于总线周期长度可变

B.同步定时需要统一的公共时钟信号

C.异步定时适用于各功能模块存取时间相差很大的情况

D.异步定时适用于总线长度较长

8.如图1所示,这是一个二维中断系统,中断屏蔽触发器(IM)标志为“1”时,表示 CPU对该级的所有设备的中断请求进行屏蔽。若CPU现执行设备D的中断服务程序, IM2、IM1、IM0的状态为__________。

图1二维中断系统

A.001

B.010

C.011

D.111

9.若磁盘转速为7200转/分,平均寻道时间为8ms,每个磁道包含1000个扇区,则访问 一个扇区的平均存取时间是。

A.8.1ms

B.12.2ms

C.16.3ms

D.20.5ms

10.在DMA控制器与CPU分时使用内存的三种方法中,方式不需要总线使用权的申请、建立和归还过程,对CPU而言,如透明玻璃一般,没有任何感觉或影响,因此又被称为“透明的DMA”,在这种方式下,CPU既不停止主程序的运行,也不进入等待状态,是一种高效的工作方式,但相应的硬件逻辑也更加复杂。

A.停止CPU访问内存 B.周期挪用

2

线

C.DMA与CPU交替访问

D.以上都不对

二、填空题(本大题共10小题,每题2分,共20分)

1.

由3个“1”和5个“0”组成的8位二进制补码,能表示的最小整数是。

2.

若浮点数据格式中阶码的基数已确定,且尾数采用规格化表示法。则在浮点数阶码和

尾数中,

的位数决定了浮点数表示数的范围,

的位数决定了浮点数的精度。

3.

通常存储器利用三组信号线与外部打交道,这三组信号线分别是数据线、、

得分

4. 某采用多模块交叉方式编址的存储器容量为32字,存储模块数为4,则地址为10110 的字位于第号模块内的第号字(模块号和字号都是从0开始编号的)。5. 请写出CPU中任意两个的寄存器名称:、。

6. 某16位计算机主存按字节编址。存取单位为16位;采用16位定长指令格式;CPU采 用单总线结构,主要部分如图2所示。图中R0~R3为通用寄存器;T为暂存器;SR为 移位寄存器,可实现直送(mov)、左移一位(lef

文档评论(0)

。。。。 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档