- 1
- 0
- 约1.58万字
- 约 117页
- 2026-02-27 发布于山东
- 举报
三、A/D转换器的转换精度与转换速度1、A/D转换器的转换精度
例如A/D转换器的输出为10位二进制数,最大输入信号为5V,那么这个转换器的输出应能区分出输入信号的最小差异为5V/210=4.88mV。2、A/D转换器的转换速度
并联比较型A/D转换器的转换速度最快。例如,8位二进制输出的单片集成A/D转换器转换时间可以缩短至50ns以内。逐次渐进型A/D转换器的转换速度次之。多数产品的转换时间都在10~100μs之间。个别速度较快的8位A/D转换器转换时间可以不超过1μs。四、8位A/D转换器ADC0809第一部分:模拟输入选择部分,包括一个8路模拟开关、一个地址锁存译码电路。输入的3位通道地址信号由锁存器锁存,经译码电路后控制模拟开关选择相应的模拟输入。第二部分:转换器部分,主要包括比较器,8位A/D转换器,逐次逼近寄存器SAR,电阻网络以及控制逻辑电路等。第三部分:输出部分,包括一个8位三态输出缓冲器,可直接与CPU数据总线接口。8路模拟开关可选通8个模拟通道,允许8路模拟量分时输入,共用一个A/D转换器进行转换,这是一种经济的多路数据采集方法。地址锁存与译码电路完成对A、B、C3个地址位进行锁存和译码,其译码输出用于通道选择,其转换结果通过三态输出锁存器存放、输出,地址译码与模拟输入通道的选通关系见表******2、时序逻辑电路的状态转换表、状态转换图和时序图状态转换表
若将任何一组输入变量及电路初态的取值代入状态方程和输出方程,即可算出电路的次态和现态下的输出值;以得到的次态作为新的初态,与这时的输入变量取值一起再代入状态方程和输出方程进行计算,又得到一组新的次态和输出值。如此继续下去,将全部的计算结果列成真值表的形式,就得到了状态转换表。
状态转换图
为了以更加形象的方式直观地显示出时序电路的逻辑功能,有时还进一步将状态转换表的内容表示成状态转换图的形式,
时序图为便于用实验观察的方法检查时序电路的逻辑功能,还可以将状态转换表的内容画成时间波形的形式。在输入信号和时钟脉冲序列作用下,电路状态、输出状态随时间变化的波形图称为时序图。三、555定时电路的设计1、555定时器的电路结构
555定时器是一种多用途的数字-模拟混合集成电路,利用它能极方便地构成施密特触发器、单稳态触发器和多谐振荡器。
2、用555定时器接成的施密特触发器
由于比较器C1和C2的参考电压不同,因而SR锁存器的置0信号和置1信号必然发生在输入信号的不同电平。3、用555定时器接成的多谐振荡器
将vOD经R2和C组成的积分电路接到施密特触发器的输入端同样能构成多谐振荡器§任务7.3时序逻辑电路的应用一、计数器二、寄存器一、计数器1、同步计数器
用触发器构成的同步二进制同步加法计数器
各触发器的驱动方程
电路的状态方程
电路的输出方程
电路的状态转换表
电路的状态转换图
电路的时序图
2、同步十进制加法计数器电路
电路的驱动方程
电路的状态方程
电路的状态转换图
3、异步计数器
(1)异步二进制计数器1JQ1KQC11JQ1KQC11JQ1KQC1CPQ0Q2Q1000001010011100101110111减通道(2)异步十进制计数器1JQ1KQC11JQ1KQC11JQ1KQC11JQ1KQC1&CPQ2Q0Q1Q3驱动方程:状态方程:时钟方程:状态转换图:0000000100100011010001010110011110001001101010111100110111101111请同学们自己画出它的时序图。二、寄存器寄存器(Register)是用来存放数据和代码信息的一种基本数字逻辑部件。寄存器具有接收信息、存放信息或传递信息的功能。一个触发器可以存放一位二进制信息,触发器组成的寄存器就可以存放n位二进制代码。
74LS75的逻辑图
在CLK的高电平期间Q端的状态跟随D端状态而变,在CLK变成低电平以后,Q端将保持CLK变为低电平时刻D端的状态。1、基本寄存器
74HC175的逻辑图
触发器输出端的状态仅仅取决于CLK
原创力文档

文档评论(0)