CN101998770B 蚀刻薄膜电阻电路板制作方法 (健鼎(无锡)电子有限公司).docxVIP

  • 0
  • 0
  • 约5.74千字
  • 约 19页
  • 2026-03-04 发布于重庆
  • 举报

CN101998770B 蚀刻薄膜电阻电路板制作方法 (健鼎(无锡)电子有限公司).docx

(19)中华人民共和国国家知识产权局

(12)发明专利

(10)授权公告号CN101998770B

(45)授权公告日2012.07.25

(21)申请号200910163113.2

(22)申请日2009.08.17

(73)专利权人健鼎(无锡)电子有限公司

地址215006江苏省无锡市锡山经济开发区

团结中路6号

(72)发明人杨伟雄石汉青范字远谢子明

(74)专利代理机构北京市柳沈律师事务所11105

代理人陶凤波

(51)Int.CI.

HO5K3/06(2006.01)

HO5K1/16(2006.01)

HO1C17/06(2006.01)

HO1C17/24(2006.01)

(56)对比文件

CN1536952A,2004.10.13,全文.

CN1750739A,2006.03.22,全文.

EP1139353A2,2001.10.04,全文.

CN1444433A,2003.09.24,全文.

US2003016118A1,2003.01.23,全文.审查员马骁

权利要求书1页说明书3页附图6页

(54)发明名称

蚀刻薄膜电阻电路板制作方法

(57)摘要

CN101998770B本发明公开了一种蚀刻薄膜电阻电路板制作方法,包括提供一堆栈有一金属层及一电阻材料的基板;于该金属层上形成一第一预定图样的第一光阻;实行第一道蚀刻,以图样化该金属层,使电阻材料对应一第一宽度的部分露出;移除第一光阻;形成一第二预定图样的第二光阻;实行第二道蚀刻,以图样化金属层及电阻材料,使因第一

CN101998770B

CN101998770B权利要求书1/1页

2

1.一种蚀刻薄膜电阻电路板制作方法,其特征在于,包括下列步骤:

(1)提供一堆栈有一金属层及一电阻材料的基板;

(2)于该金属层上形成一第一预定图样的第一光阻;

(3)实行第一道蚀刻,以图样化所述金属层,使该电阻材料对应一第一宽度的部分露出;

(4)移除该第一光阻;

(5)形成一第二预定图样的第二光阻;

(6)实行第二道蚀刻,以图样化金属层及电阻材料,使因第一道蚀刻所露出的第一宽度电阻材料移除至第二宽度;以及

(7)移除第二光阻,形成具有电阻的电路板。

2.如权利要求1所述的蚀刻薄膜电阻电路板制作方法,其特征在于,所述基板为双面板。

3.如权利要求2所述的蚀刻薄膜电阻电路板制作方法,其特征在于,所述制作方法实施于所述基板的至少一表面。

4.如权利要求1所述的蚀刻薄膜电阻电路板制作方法,其特征在于,所述基板为多层板。

5.如权利要求1所述的蚀刻薄膜电阻电路板制作方法,其特征在于,所述电阻材料为合金电阻。

6.如权利要求1所述的蚀刻薄膜电阻电路板制作方法,其特征在于,所述第一光阻及所述第二光阻是由微影技术形成。

7.如权利要求1所述的蚀刻薄膜电阻电路板制作方法,其特征在于,所述步骤(5)中的所述第二光阻遮蔽在第一宽度电阻材料上的中心部分。

8.如权利要求1所述的蚀刻薄膜电阻电路板制作方法,其特征在于,所述第一光阻的第一预定图样定义该电阻的长度。

9.如权利要求1所述的蚀刻薄膜电阻电路板制作方法,其特征在于,所述第二光阻的第二宽度为电阻的宽度。

CN101998770B说明书1/3页

3

蚀刻薄膜电阻电路板制作方法

技术领域

[0001]本发明涉及一种蚀刻薄膜电阻电路板制作方法,尤其涉及一种可以形成正确的电阻尺寸的制作方法。

背景技术

[0002]请参阅图3,为文献“薄膜嵌入式电阻(ThinFilmEmbeddedResistors)”,作者为王建涛与席迪可劳斯(JiangtaoWangandSidClouser),为美国古尔德电子公司(GouldElectronicsInc,US)所记载的一种蚀刻薄膜电阻制作流程示意图。如图3A至图3G所示,先形成一有一电阻材料B及一金属层C的基板A,再于该金属层

文档评论(0)

1亿VIP精品文档

相关文档