PAGE
PAGE1
乐曲硬件演奏电路的设计
7.8.3乐曲硬件演奏电路的设计
硬件演奏电路分为三个模块,节拍发生器NoteTabs模块,音符译码电路Tonetaba模块,数控分频模块Speaker。
1)音乐节拍发生器NoteTabs
该模块利用FPGA的片内ROM存放乐曲简谱,有一个计数器为乐曲其ROM的发生器。该计数器的计数频率为4Hz,随着NoteTabs中的计数器按4Hz的时钟频率做加法计数,即随地址值递增,乐曲数据ROM中的音符数据从ROM的输出端向音符译码电路Tonetaba输入,所存储乐曲就开头延续自然地演奏起来。二进制计数器的位数将按照所存放的乐曲简谱
您可能关注的文档
最近下载
- GB50217-2018 电力工程电缆设计标准.pdf VIP
- 小学动词过去式归纳.docx VIP
- (完整版)小学动词过去式归纳.docx VIP
- 生物化学和分子生物学人卫肝的生物化学省公共课一等奖全国赛课获奖课件.pptx VIP
- 电泳线废水处理方案(DOC 30页).pdf VIP
- 浙江省杭州市2022-2023学年六年级下学期语文期末考试试卷(含答案).pdf VIP
- 软件测试说明书.docx VIP
- Super-Simple-Songs-42首经典儿歌歌词+图片.pdf VIP
- 2021年12月第38届全国中学生物理竞赛决赛理论试题(含答案解析).pdf VIP
- (完整版)小学动词过去式归纳.doc VIP
原创力文档

文档评论(0)