【精品】Verilog+HDL基础与开发平台操作指南.pdfVIP

【精品】Verilog+HDL基础与开发平台操作指南.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Verilog HDL基础与开发平台操作指南 Copyright © 2009 1.1 数字的表示形式 • 在数字逻辑系统中,只存在高电平和低电平,因此用其表示数字只有 整数形式,并存在3种表示方法,即:原码表示法(符号加绝对值) 、反码表示法(符号加反码)和补码表示法(符号加补码)。 1.1.1 原码表示法 • 原码表示法是机器数的一种简单的表示法,采用符号位级联绝对值的 方法来表示数字。其最高位为符号位,用0表示正数,1表示复数;其 余部分为绝对数值部分。 • X1= +1010110 ,X2= -1001010 ,则其原码分别为和 Copyright © 2009 1.1.2 反码表示法 • 反码可由原码得到。如果数字是正数,则其反码与原码一样;如果数 字是负数,则其反码是对它的原码(符号位除外)各位取反而得到的 (除符号位外,所有的0改为1,所有的1改为0 )。 • 例如:X1=+1010110 ,X2= -1001010 ,则其相应的反码 Copyright © 2009 1.1.3 补码表示法 • 补码表示法是实际中应用最广泛的数字表示法,其表示规则如下:若 是正数,补码、反码和原码的表示是一样的;若是负数,补码、反码 和原码的表示都是不一样的。 • 实现负数的补码表示有两步: a. 取负数的绝对值,按照原码表示为。 b. 从的最右位向左开始,找出二进制码为“1” 的第一位,从第1位(不含 )向左余下的位数取其补即可得到补码。 • 可以经过推导得到负数的反码和原码之间的简单换算关系:负数的补 码等于其反码在最低位加1,等效于直接用2N+1减去其绝对值,因此 补码也被称为“2” 的补。 Copyright © 2009 1.1.4 各类表示方法小结 • 原码的优点就是乘除运算方便,不论正负数,乘除运算都一样,并以 符号位决定结果的正负号;若做加法则需要判断两数符号是否相同; 若作减法,还需要判断两数绝对值的大小,以使大数减小数。 • 补码的优点是,加法运算方便,不论数的正负都可直接相加,而符号 位同样参加运算,如果符号位发生进位,把进位的1去掉,余下的即 为结果。 Copyright © 2009 1.1.5 给出各类码字表示法的基本加法运算实例 • (1)首先给出原码的运算示例,其中()10代表十进制数。首先给出一 个原码的减法计算实例,完成“1+ (-1 )=0” 的操作。 • (1)10 + (-1)10 = (0)10 • (2 )既然,原码不能完成正、负数相加,那么反码形式可以完成此 操作吗?仍然以“1+ (-1 )=0”为例,其相应的反码表达式如下 反+ 反 = 反 = ( -0 )10 Copyright © 2009 (3)最后给出

文档评论(0)

亮剑 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档