- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3.4 VHDL语言
在第一章我们详细介绍了VHDL语言,世界各大半导体公司开发的设计软件都支持该语言,MAX+PLUS II软件也支持该语言,下面介绍VHDL语言是如何在MAX+PLUS II软件中使用的。
3.4.1 MAX+PLUS II与VHDL语言
(1) 支持VHDL的库
max+plus2软件具有如下标准库支持VHDL语言:
文件 软件包 库 内容 Maxplus2.vhd maxplus2 Altera MAX+PLUS II 中支持 VHDL的基本逻辑功能模块(primitives), 宏功能模块(macrofunction以及部分巨功能模块(megafunctions ) Megacore.vhd megacore altera .组成几个不同设计文件的预试验巨功能 std1164.vhd std_logic_1164 ieee 对VHDL数据、模型、STD_LOGIC和 STD_LOGIC_VECTOR进行说明的标准 std1164b.vhd .同上 Lpm_pack.vhd pm_components lpm 支持VHDL的LPM巨功能 Arith.vhd std_logic_arith ieee SIGNED 和UNSIGNED型、使用SIGNED 和UNSIGNED型的算术、比较功能和转换功能CONV_INTEGER, CONV_SIGNED, and CONV_UNSIGNED. Arithb.vhd 同上 Signed.vhd std_logic_signed ieee 允许MAX+PLUS II 使用 STD_LOGIC_VECTOR 的一些有符号函数 Signedb.vhd 同上 Unsigned.vhd std_logic_unsigned ieee 允许MAX+PLUS II 使用 STD_LOGIC_VECTOR 的一些无符号函数 Unsignedb.vhd 同上
(2)用MAX+PLUS II编译VHDL语言
编译器自动的编译在当前项目(Project)中的VHDL设计文件,但应该遵守如下约定:
1)可以直接编译VHDL设计文件
2)如果必要将项目名称更换到现行文件(File/Project/set Project to Current File 菜单
3)指定VHDL格式
4)在Interface菜单进行VHDL网表阅读器设置
5)选择VHDL1987或VHDL1993
6)若在设计文件中使用了用户自己的库,还需要在网表阅读器中设置库名
7)使用File/Project/ Save Compile菜单进行编译
(3)使用MAX+PLUS II中提供的模板
文本编辑器有一个模板可以帮助书写VHDL源程序,只要将光标放在需要加入模板的地方,打开模板对话框选择摸板内容就可以了。
(4)VHDL语言使用步骤:
第一步:选File/Project/Name菜单建立项目名
第二步:选File/New菜单,并选text Editor条目,进入文本编辑窗,然后输入电路设计文件如图3.4.1所示
图3.4.1
第三步:选File/Project/Save Check 菜单将文件存盘并检查文件的正确性
(文件应以扩展名*.VHD存盘)
第四步:选Assign/Device菜单,在指定器件窗口指定MAX7000系列,并选EPM7128CLC84-7器件
第五步:选Assign/Global Project Logic Synthesis菜单,指定逻辑综合的类型为FAST
第六步:选max+plus2/Floorplan Editor 菜单,将设计文件的输入和输出引脚赋予实际器件,若不进行本步骤,软件会自动指定设计文件输入和输出引脚和实际器件引脚之间的对应关系。
第七步:选File/Project/Save Compile 菜单,编译设计文件
第八步:选max+plus2/Time Analyzer 菜单,在Delay Matrix 查看时间特性
第九步:若有下载硬件,就可以选max+plus2/Programmer菜单进行配置下载,然后在硬件环境中观察设计的正确性,若无硬件环境就只能进行功能仿真,进行第十一步
第十步:选max+plus2/waveform Editor菜单,编辑输入信号波形(在波形编辑窗口,选Node/Enter Nodes from SNF菜单将输入和输出端口凋入,然后再编辑)
第十一步:选max+plus2/Simulator 菜单进行行为访真
第十二步:观察仿真结果,研究设计的正确性
说明:
* 若使用已经编写完毕的文
您可能关注的文档
最近下载
- 《汽车理论》课件.pptx VIP
- 设计进度计划及质量保证措施.docx VIP
- 成为自己的勇气:认知自我的情绪心理学.pptx VIP
- 2025年中考数学 (山西卷)真题详细解读及评析.docx
- 新起点、新扩建—新一轮高速公路改扩建的思考与展望NewBeginning.PDF VIP
- GB50235-2010 工业金属管道工程施工规范.pdf VIP
- T_CAOE T_CAOE72—2023(海滩养护拦沙堤设计技术导则).pdf VIP
- 《体重管理指导原则(2024年版)》解读PPT课件.pptx VIP
- 纤维支气管镜的清洗3、消毒与维护程序.ppt VIP
- T∕CAOE 21.2-2020 海岸带生态减灾修复技术导则 第2部分:红树林.docx VIP
文档评论(0)